Добавил:
Опубликованный материал нарушает ваши авторские права? Сообщите нам.
Вуз: Предмет: Файл:
Архив1 / doc92 / Конколович (2).doc
Скачиваний:
22
Добавлен:
03.08.2013
Размер:
371.71 Кб
Скачать

Министерство Общего и Профессионального Образования РФ.

Новосибирский Государственный Технический Университет.

Кафедра ВТ.

Курсовая работа

По дисциплине

Организация ЭВМ.

Факультет: АВТ.

Группа: АМ – 910

Студент: Конколович М.

Преподаватель: Гребенников В. Ф.

Новосибирск 2003.

Содержание.

  1. Цели работы.

  2. Исходные данные.

    1. Общие исходные данные.

    2. Индивидуальные исходные данные.

  3. Разработка и описание структурной схемы ЭВМ.

    1. Структурная схема ЭВМ.

    2. Описание структурной схемы ЭВМ.

    3. Структурная схема процессора.

    4. Описание структурной схемы процессора.

    5. Система прерываний.

    6. Адресный кэш.

    7. Адресный сопроцессор.

    8. Клавиатура и монитор.

    9. Память.

  4. Сопроцессор ввода/вывода.

    1. Структурная схема сопроцессора ввода/вывода.

    2. Управляющая информация для операций ввода/вывода.

    3. Форматы основных видов управляющей информации.

4.3.1 Команды.

4.3.2 Формат команды.

4.3.3 Управляющие слова канала.

4.3.4 Формат управляющего слова канала.

4.3.5 Формат слова состояния канала ССК.

4.3.6 Приказы.

4.3.7 Комментарии к функциональной схеме сопроцессора в/в.

5. Выводы.

6. Список литературы.

  1. Цели работы.

Целями курсового проектирования являются углубление и закрепление теоретических знаний студентов, приобретение навыков разработки узлов ЭВМ на структурном, функциональном и алгоритмическом уровнях.

  1. Исходные данные.

    1. Общие исходные данные.

В состав разрабатываемой ЭВМ входят следующие блоки:

  • центральное процессорное устройство (ЦПУ);

  • микропрограммное устройство управления (МУУ);

  • оперативная память (ОП);

  • блок синхронизации (БС);

  • система прерывания программ (СПП);

  • таймер;

  • система ввода-вывода (СВВ);

  • монитор и клавиатура.

Основные параметры ЭВМ:

  • адресность ЭВМ - двухадресная;

  • длина команды - переменная.

  • разрядность - не менее 16;

  • ёмкость ОП - не менее 128 Кбайт.

    1. Индивидуальные исходные данные:

  • структура – трехшинная;

  • система прерываний – цепочечная микро;

  • память – страничная;

  • сопроцессор – адресный;

  • кэш – адресный;

  • сопроцессор – I/O в селекторном режиме;

  • разрабатываемый блок – сопроцессор I/O.

  1. Разработка и описание структурной схемы ЭВМ.

    1. Структурная схема ЭВМ.

    1. Описание структурной схемы ЭВМ.

3-х шинная структура ЭВМ подразумевает разделение шин управления, адреса и данных. Шина данных обеспечивает обмен данными между блоками ЭВМ, по шине адреса передается как адрес ячейки памяти ОЗУ для записи/чтения информации (ПЗУ – для чтения), так и адрес видеопамяти видеоадаптера. С помощью шины управления осуществляется контроль действий всех блоков ЭВМ.

Сигналы шины управления (СВ) формируются блоком синхронизации (БС) и регистром микрокоманд устройства управления ЦП и определяют работу устройств на каждом такте. На СВ из ЦП поступают сигналы управления памятью, сопроцессором ввода/вывода (СП I/O), а также сигнал подтверждения прерывания INTA.

БС формирует на шине управления системный синхросигнал. БС содержит схему начальной установки, которая определяет начальное состояние узлов ЭВМ после включения питания (в частности, отключает все выходные буферы устройств от системной магистрали во избежание конфликта и выхода из строя узлов, обнуляет системный таймер, запускает генератор тактовых импульсов (ГТИ) после установки питания и сбрасывает секвенсор микрокоманд), и сброса.

Операции ввода/вывода осуществляются через сопроцессор I/O, при этом процессор выполняет функции арбитра.

Блок синхронизации предназначен для обеспечения синхронной работы всех узлов ЭВМ. БС генерирует синхропоследовательности заданной формы и длительности для ЦП, таймера, контроллеров, ОП и других устройств, входящих в состав ЭВМ. С помощью БС можно реализовать изменение длительности такта, например, для чтения/записи из/во внешние устройства, обмен с которыми обычно происходит медленнее, чем с ОП или другими узлами.

Таймер обеспечивает деление машинного времени на интервалы – кварцевые часы, которые программно доступны для записи/чтения. С помощью таймера можно, например, выдавать запрос контроллеру ОП для выполнения цикла регенерации памяти.

Соседние файлы в папке doc92