- •Министерство высшего и профессионального образования рф Новосибирский государственный технический университет
- •Курсовой проект по дисциплине Организация эвм
- •Содержание
- •1. Цель работы
- •2. Исходные данные
- •3. Разработка и описание структурной схемы эвм
- •3.1 Центральный процессор.
- •3.2 Основная память эвм.
- •3.3 Система прерываний.
- •3.4 Система ввода – вывода.
- •3.5. Таймер.
- •3.6. Клавиатура.
- •3.7.Монитор.
- •3.7. Блок синхронизации.
- •4. Разработка функциональной схемы арифметического сопроцессора.
- •4.1. Разработка алгоритмов операций умножения и деления.
- •5. Заключение.
- •6.Список литературы.
- •Приложение 2. Структурная схема цп.
Министерство высшего и профессионального образования рф Новосибирский государственный технический университет
Кафедра вычислительной техники
Курсовой проект по дисциплине Организация эвм
Группа: АМ-09 Дата: ______________
Факультет: АВТ Преподаватель: Гребенников В.Ф.
Студент: Транько П.Г.
Новосибирск 2004
Содержание
1. |
Цель работы |
3 | |
2. |
Исходные данные |
3 | |
3. |
Разработка и описание структурной схемы ЭВМ. |
4 | |
3.1. |
Центральный процессор. |
4 | |
3.2. |
Основная память ЭВМ. |
5 | |
3.3. |
Система прерываний. |
5 | |
3.4. |
Система ввода/вывода |
6 | |
3.5. |
Таймер. |
7 | |
3.6. |
Клавиатура. |
7 | |
3.7. |
Монитор. |
7 | |
3.8. |
Блок синхронизации. |
7 | |
4. |
Разработка функциональной схемы арифметического сопроцессора. |
8 | |
4.1 |
Разработка алгоритмов операций умножения и деления. |
8 | |
5. |
Заключение. |
9 | |
6. |
Список литературы. |
10 | |
|
Приложение 3. Функциональная схема арифметического сопроцессора. |
11 | |
|
Приложение 3. Структурная схема ЭВМ |
12 | |
|
Приложение 2. Структурная схема ЦП. |
13 |
1. Цель работы
Целью курсового проекта является углубление и закрепление теоретических знаний, приобретение навыков разработки узлов ЭВМ на структурном и функциональном уровнях.
Курсовой проект состоит из двух частей. Первая часть посвящена разработке структурной схемы гипотетической ЭВМ, описанию ее функционирования. В состав ЭВМ входят как общие для всех вариантов блоки, так и определяемые индивидуальным заданием.
Вторая часть проекта посвящена разработке функциональной схемы и алгоритмов работы конкретного блока, входящего в состав ЭВМ; его детальному описанию.
2. Исходные данные
Типовое задание курсового проекта включает общие и исходные данные. Общие исходные данные определяют минимальный состав проектируемой ЭВМ и ее основные параметры.
Общие исходные данные:
центральное обрабатывающее устройство (ЦОУ);
микропрограммное устройство управления (МУУ);
оперативная память (ОП);
блок синхронизации (БС);
система прерывания программ (СПП);
таймер;
система ввода-вывода (СВВ);
монитор и клавиатура;
жесткий диск.
Индивидуальные исходные данные:
Архитектура ЭВМ - трехшинная;
Сотав ЭВМ – Арифметичекий сопроцессор (умножение и деление)
Система прерываний – с индивидуальными шинами и обработкой на микроуровне;
Кеш – отсутствует;
Организация ОП - обычная;
ввод/вывод – условный или программно-управляемый.
Основные параметры ЭВМ:
адресность ЭВМ – двухадресная;
длина команды - переменная.
разрядность - не менее 16;
емкость ОП - не менее 4 Mбайт.
Возьмем разрядность проектируемой ЭВМ равной 32, а емкость ОП – 4Мбайт.
3. Разработка и описание структурной схемы эвм
Согласно индивидуальному варианту используется трех шинная архитектура с общей шиной, которая является разделяемым ресурсом. В состав общей шины входят:
шина адреса (AddressBus) – для задания 32-разрядного физического адреса памяти: ОЗУ, ПЗУ, видеопамяти;
шина данных (DataBus) – обеспечивает обмен данными между блоками ЭВМ (имеет разрядность ЭВМ - 32);
шина управления (ControlBus) – осуществляет передачу управляющих сигналов для блоков ЭВМ. К таким сигналам относятся: синхросигнал, сигнал сброса, сигнал обращения к памяти, сигнал чтение/запись памяти, сигнал запроса прерывания.
Все внешние устройства (клавиатура, мышь, монитор, винчестер и т.д.) подключаются к системной шине через контроллеры. Это обеспечивает сопряжение ВУ с шиной и приведение их к единому протоколу обмена информацией.
Структурная схема ЭВМ представлена в приложении 1.
Описание основных блоков, представленных на структурной ниже, приведено ниже.