вопросы на экзамен / вопросы
.docПо дисциплине «Микропроцессоры и интерфейсные средства»
-
Микропроцессор и микропроцессорный комплект. Основные понятия и классификация
-
Основные характеристики и структуры МП К580ВМ80
-
Способы адресации через регистр R7 для Э-60
-
Структура типовой микропроцессорной системы
-
Арифметические команды МП К580ВМ80
-
Схема и работа МПС средней сложности на основе МП К1810ВМ86
-
Шины микропроцессорной системы
-
Команда DAA МП К580ВМ80
-
Режим ПДП на магистрали Q-BUS
-
Функционирование МПС
-
Флаговый регистр МП К580ВМ80
-
Прямая и косвенная индексная адресация
-
Режимы работы МПС
-
Команды управления МП К580ВМ80
-
Работа по прерыванию на магистрали Q-BUS
-
Цикл чтения из памяти
-
Состав магистрали Q-BUS
-
Назначение системного контроллера К1810ВГ88
-
Цикл записи в память
-
Регистры общего назначения МП К580ВМ80
-
Прямая и косвенная автодекрементная адресации
-
Структура МП К1810ВМ86
-
Понятие интерфейса
-
Команды работы со стеком МП К580ВМ80
-
Работа МПС в режиме ПДП (общий подход)
-
Система команд МП К580ВМ80
-
Распределение адресного пространства учебной микроЭВМ
-
Классификация прерываний
-
Команда расширенной арифметики Э-60
-
Координация взаимодействия устройств на магистрали
-
Работа МПС в режиме прерываний (общий подход)
-
Однонаправленная и двунаправленная шины
-
Команды работы с подпрограммами МП К580ВМ80
-
Цикл ВВОД (ЧТЕНИЕ) магистрали Q-BUS
-
Команда RST МП К580ВМ80
-
Децентрализованная селекция магистрали
-
Цикл ВЫВОД (ЗАПИСЬ) на магистрали Q-BUS
-
Методы адресации МП К580ВМ80
-
Назначение сигналов на выделенных контактах МП К1810ВМ86 в максимальном режиме
-
Цикл ВВОД-ПАУЗА-ВЫВОД на магистрали Q-BUS
-
Двухшинная и трехшинная МПС
-
Устройство ввода и индикации МП К580ВМ80
-
Задачи интерфейса
-
Назначение и структура ГТИ К1810ГФ84
-
Команды переходов Э-60
-
Централизованная селекция магистрали
-
Арифметические команды Э-60
-
Функциональная клавиатура МП К580ВМ80
-
Структура МП К1801ВМ1
-
Структура и работа минимально укомплектованной МПС на основе МП К1810ВМ86
-
Синхронные и асинхронные процессы и магистрали
-
Способы и адресации МП К1801ВМ1
-
Регистры МП К580ВМ80
-
Назначение выводов МП К1810ВМ86
-
Адресная, стековая и ассоциативная память
-
Команды пересылки Э-60
-
Флаговый регистр и сумматор адреса МП К1810ВМ86
-
Сегментация памяти МП К1810ВМ86
-
Логические команды Э-60
-
Работа МПС в режиме прерываний (общий подход)
-
Прямая и косвенная регистровая адресация
-
Структура и работа минимально укомплектованной МПС на основе МП К1810ВМ86
-
Адресные пространства памяти и устройств ввода-вывода
-
Прямая и косвенная автоинкрементные адресации
-
Формирование физического адреса МП К1810ВМ86
-
Режимы работы МПС
-
Команды пересылки МП К580ВМ80
-
Циклы ЧТЕНИЕ и ЗАПИСЬ МП К1810ВМ86
-
Система команд МП К1801ВМ1
-
Логические команды МП К580ВМ80
-
Назначение регистров МП К1810ВМ86
-
Централизованная селекция магистрали
-
Команды переходов МП К580ВМ80
-
Схема и работа МПС средней сложности на основе МП К1810ВМ86
-
Работа по прерыванию на магистрали Q-BUS
-
Функционирование МП К580ВМ80 по тактам
-
Назначение отдельных узлов МП К1801ВМ1
-
Классификация интерфейсов по функциональному назначению
-
Синхронизация передачи битов, байтов и массивов слов
-
Способы и адресация через регистр R7 для Э-60
-
Микропроцессор Intel 80186
-
Координация взаимодействия.
-
Организация памяти МП I80286.
-
Регистры МП I80286.
-
Классификация ИС ПЛ.
-
Типы памяти конфигурации ИС ПЛ.
-
Типовые схемотехнические решения ИС ПЛ.
-
Приемы дополнительной обработки сигналов в ИС ПЛ.
-
Базовые свойства ИС ПЛ.
-
ИС FPGA.
-
ИС CPLD.
-
ИС ПЛ комбинированной архитектуры.
-
Структура ИС ПЛ FLEX 10K.
-
Структура логического элемента FLEX 10K.
-
Задачи, решаемые с помощью сигнальных процессоров.
-
Типовые функции, реализуемые DSP.
-
Обобщенная архитектура DSP.
-
Основные операции DSP.
-
Структура DSP 56002.
-
Структура и основные характеристики МК С167.
-
Особенности МК ТС1796.
-
Особенности нечеткой логики.