Скачиваний:
39
Добавлен:
21.02.2014
Размер:
114.69 Кб
Скачать

139

Содержание

Введение 3

Раздел 1. Логические элементы 5

§ 1.1. Общие сведения о цифровых сигналах и цифровых устройствах. 5

§ 1.2. Общие сведения о логических элементах 7

§ 1.3. Интегральные микросхема (ИМС). Маркировка ИМС. 14

§ 1.4. Структура ИМС. 17

§ 1.5. ИМС логических элементов. 18

§ 1.6. Основные параметры, характеризующие работу ИМС. 22

§ 1.7. Сравнительная характеристика ИМС различных структур. 25

§ 1.8. Элементы с открытым коллекторным выходом. 27

§ 1.9. Буферные элементы, повторители, шинные формирователи 28

§ 1.10. Мажоритарные элементы. 32

§ 1.11. Преобразователи уровней. 33

Раздел 2. Основы синтеза и анализа работы цифровых устройств. 35

§ 2.1. Формы записи логических функций. 35

§ 2.2. Минимизация логических функций методом Вейча. 37

§ 2.3. Подбор микросхем, построение и анализ работы схем ЦУ в базисе И,ИЛИ,НЕ. Оценка качества схем. 47

§ 2.4. Переход к базису И-НЕ. Подбор микросхем, построение и анализ работы схем ЦУ в базисе И-НЕ. 62

§ 2.5. Переход к базису ИЛИ-НЕ. Подбор микросхем, построение и анализ работы схем ЦУ в базисе ИЛИ-НЕ. 68

§ 2.6. Использование в схемах элементов разных базисов и комбинированных микросхем. 71

§ 2.7. Сравнительная оценка качества схем. 75

§ 2.8. Синтез и анализ работы ЦУ с 4 входами. 76

§ 2.9. Оптимизация схем. Неиспользуемые логические элементы. 83

§ 2.10. Понятие о гонках сигналов. 85

Раздел 3. Комбинационные цифровые устройства. 90

§ 3.1. Системы счисления. Коды. 90

§ 3.2. Понятия активного и пассивного сигналов. Способы статического управления. 98

§ 3.3. Шифраторы. Общие сведения, микросхемы шифраторов. 98

§ 3.4. Структура шифраторов. Синтез и анализ работы шифраторов на микросхемах логических элементов. 103

§ 3.5. Принцип организации разрешения и приоритета в шифраторах. 108

§ 3.6. Дешифраторы. Общие сведения, микросхемы дешифраторов. 110

§ 3.7. Структура дешифраторов. Синтез и анализ работы дешифраторов на микросхемах логических элементов. Принцип организации разрешения в дешифраторах. 115

§ 3.8. Преобразователи кодов и сегментные цифровые индикаторы. 120

§ 3.9. Структура преобразователей кодов. Синтез и анализ работы преобразователей кодов на микросхемах логических элементов. 124

§ 3.10. Мультиплексоры. Общие сведения, микросхемы мультиплексоров. 132

§ 3.11. Структура мультиплексоров. 137

§ 3.12. Демультиплексоры. 138

§ 3.13. Понятие о цифровых коммутаторах. Коммутаторы последовательного типа. 140

§ 3.14. Коммутаторы параллельного типа. 147

§ 3.15. Понятие о логических устройствах с программируемыми характеристиками. Использование мультиплексоров в качестве универсальных логических элементов. 156

§ 3.16. Арифметическое сложение двоичных кодов. Двоичные сумматоры. 162

§ 3.17. Сложение чисел в двоично-десятичном коде. Двоично-десятичные сумматоры. 168

§ 3.18. Повышение быстродействия многоразрядных сумматоров171

§ 3.19. Вычитание двоичных кодов. Двоичные субтракторы. 175

§ 3.20. Сравнение двоичных кодов. Цифровые компараторы. 179

§ 3.21. Арифметико-логические устройства (АЛУ). 182

§ 3.22. Схемы контроля четности. 188

§ 3.23. Обнаружение ошибок при передаче и хранении информации с помощью контроля четности. 191

§ 3.24. Обнаружение и исправление ошибок при передаче и хранении информации с помощью корректирующего кода Хэмминга. 193

§ 3.25. Узлы мажоритарного контроля. 197

Раздел 4. Последовательностные цифровые устройства. 203

§ 4.1. Интегральные триггеры. Общие сведения. 203

§ 4.2. Управление интегральными триггерами. 204

§ 4.3. Структура и особенности работы интегральных триггеров. 206

§ 4.4. Микросхемы интегральных триггеров. 213

§ 4.5. Логические элементы – триггеры Шмитта. 216

§ 4.6. Регистры. Регистры параллельного и последовательного действия. 218

§ 4.7. Микросхемы регистров. Временные диаграммы. 221

§ 4.8. Регистровые файлы. 226

§ 4.9. Счетчики. Основные понятия и классификация. 227

§ 4.10. Счетчики с последовательным переносом. Деление частоты. 229

§ 4.11. Счетчики с параллельным переносом. 234

§ 4.12. Примеры работы микросхем счетчиков. 242

§ 4.13. Каскадное соединение счетчиков. 245

§ 4.14. Изменение коэффициента счета микросхем счетчиков. 249

§ 4.15. Счетчики с управляемым переменным коэффициентом деления. 252

§ 4.16. Счетчики с недвоичным кодированием. 255

§ 4.17. Распределители. 256

§ 4.18. Запоминающие устройства (ЗУ). Общие понятия и классификация. 260

§ 4.19. Основные параметры ЗУ. 263

§ 4.20. Структура адресных ЗУ (ПЗУ и статических ОЗУ). 265

§ 4.21. Примеры работы микросхем адресных статических ОЗУ. 271

§ 4.22. Структура и разновидности динамических ОЗУ. 272

§ 4.23. Структура ЗУ с последовательным доступом. 275

§ 4.24. Структура ассоциативных ЗУ. 278

§ 4.25. Построение ЗУ заданной емкости и разрядности. 281

§ 4.26. Программируемые логические матрицы (ПЛМ). 284

§ 4.27. Программируемая матричная логика (ПМЛ). 288

Раздел 5. Системы управления. 293

§ 5.1. Общие сведения. Принципы построения. 293

§ 5.2. Синтез и анализ работы УУ со схемной логикой. 296

§ 5.3. Общие сведения о микропроцессорах и микропроцессорных системах управления. 303

§ 5.4. Структура и назначение основных узлов микропроцессора серии КР580. 306

§ 5.5. Форматы команд. 309

§ 5.6. Система команд. 310

§ 5.7. Особенности программирования и исполнения некоторых операций. 318

§ 5.8. Способы адресации. 320

§ 5.9. Разработка линейных программ. 323

§ 5.10. Разработка разветвляющихся программ. 328

§ 5.11. Разработка циклических программ. 331

§ 5.12. Использование подпрограмм и работа с периферийными устройствами. 334

§ 5.13. Микроконтроллеры. 335

Приложение 1. Справочный материал по микросхемам. 338

Приложение2. Система маркировки микросхем американской фирмы "Texas Instruments". 355

Приложение 3. Аналоги микросхем. 360

Приложение 4. Сводный глоссарий технических терминов. 363

Список литературы. 390

Содержание. 393

Соседние файлы в папке МПК БИС серии К 588