- •1.Система счислений
- •1.2.Предоставление данных в 2 формате.
- •1.3. Арифметические операции.
- •1.4.Логические операции.
- •2.1. Oбщая организация эвм. Организация по фон Нейману и Гарвардская.
- •2.2. Структурная блок схема пэвм-состав
- •2.3. Понятие чипсета системной платы
- •2.4.Общая шина, характеристика, назначение, разрядность
- •3.4 Струкурная блок-схема. Назначение блоков.
- •3.5 Блок шинного интерфейса. Состав. Назначение регистров cs, ds,ss,es, ip.
- •3.6. Понятие логического и физического адреса памяти (сегмент-смещение).
- •3.9.Назначение регистра флагов. Состав.
- •3.11. Алгоритм выполнения команды процессором.
- •3.12. Способы адресации данных. Базовая, индексная, базово-индексная.
- •4 .Память.
- •4.1 Память. Назначение. Классификация.
- •4.2. Внутренняя память. Классификация. Назначение
- •4.4 Rom. Назначение технологии (Колесниченко гл. 7,9). Bois.
- •4.3. Dram. Организация. Назначение ras, cas. Понятие «тайминга»
- •4.5 Cmos. Назначение. Основные функции (Колесниченко гл.31). Настройки cmos Setup.
- •4.6. Sram. Назначение. Организация. Режим работы.
- •4.7. Логическое распределение оп ( основная, расширенная, дополнительная).
- •4.8. Назначение драйверов emm386. Exe и himm.Sys.
- •5Ввод/ Вывод
- •5.2. Системные ресурсы. Понятие интерфейса. Назначение контролера
- •5)Назначается высокоскоростного канал dma
- •6)Адрес контроллера
- •7)Адрес dram,куда данные должны перейти
- •5.3 Прерывание
- •Шаги которые выполн.Привыполнение прерыв.
- •Приоритеты бывают 2 вида:
- •5.4. Алгоритм выполнения команды int Шаги которые выполн.Привыполнение прерыв.
- •5.5. Контролер прерываний. Структурная схема.
- •5.6 Алгоритм выполнения аппаратных прерываний. Работа контролера 8259.
- •Шаги которые выполн.Привыполнение прерыв.
- •5.7. Dma. Назначение. Структурная схема контролера
- •6.1. Отказоустойчивые системы. Принципы построения.
- •Система контроля и диагностики
- •6.3. Аппаратные средства контроля. Контроль по чету нечету.
- •6.4.Аппаратные средства контроля. Код Хемминга.
- •6.5. Аппаратные средства контроля. Crt.
- •6.6. Аппаратно-программные средства контроля. Post
1.4.Логические операции.
And (логическое сложение)
a |
b |
a AND b |
0 |
0 |
0 |
0 |
1 |
0 |
1 |
0 |
0 |
1 |
1 |
1 |
|
|
|
Or(логическое умножение)
a |
b |
a OR b |
0 |
0 |
0 |
0 |
1 |
1 |
1 |
0 |
1 |
1 |
1 |
1 |
|
|
|
|
|
|
XOR(исключающее или)
a b a XOR b
0 0 0
0 1 1
1 0 1
1 1 0
NOT(отрицание)
a NOT a
0 1
0
1.5 Понятие аналогового и цифрового сигнала.
Аналоговый сигнал- это сигнал, который может принимать любые значения в определенных пределах (например, напряжение может плавно изменяться в пределах от нуля до десяти вольт). Устройства, работающие только с аналоговыми сигналами, называются аналоговыми устройствами. Название "аналоговый" подразумевает, что сигнал изменяется аналогично физической величине, то есть непрерывно.
Цифровой сигнал - это сигнал, который может принимать только два (иногда - три) значения, причем разрешены некоторые отклонения от этих значений(рис. 1.1). Например, напряжение может принимать два значения: от 0 до 0,5 В (уровень нуля) или от 2,5 до 5 В (уровень единицы)(транзисторно-транзисторная логика). Устройства, работающие исключительно с цифровыми сигналами, называются цифровыми устройствами. Дискретен во времени.
Характеризуется формулой
A-амплитуда
Λ- частота
Φ – фаза
Виды цифрового сигнала:
-потенциальный
-частотный
-фазовый сдвиг
Плюсы цифрового сигнала:
-возможность контролировать цифру
-мощность передатчика в два раза ниже, чем при аналоговом сигнале(т.е. меньше затрат)
Рис. 1.1.Электрические сигналы: аналоговый (слева) и цифровой (справа)
Последовательная и параллельная передача данных.
Параллельная передача. Последовательная передача. Припараллельной передаче данных для каждого передаваемого бита используется один провод.(соответственно одновременно по нескольким проводам передаются одновременно несколько битов).при такой передаче улучшается помехозащищенность на расстояние до 0.5 метра, частота не более 133 мГц.
При последовательной передаче за один такт такт проходит один бит и идут они друг за другом по одному проводу.(частота 250 мгц)
Элементы вычислительной техники (триггер, регистр, счетчик, дешифратор).
Триггер – электрическое устройство с двумя устойчивыми состояниями
Набор RS(регистр)-триггеров предназначен для хранения данных.
Как видно из рис. 1.11, схема RS-триггера состоит из двух элементов «И-НЕ». Триггер имеет два входа, которые называются S и R. Вход S называют входом установки (от слова Set — установить). Вход R — это вход сброса (Reset). Два выхода триггера обозначаются как Q и Q.
Буква Q с чертой сверху читается как «не кю». Черта над именем любого выхода или входа означает, что данный вывод (вход) инверсный. Поэтому Q и Q — это, соответственно, прямой и инверсный выходы триггера.
Посмотрим, как работает RS-триггер. Для правильной работы такого триггера на оба его входа необходимо подать сигналы логической единицы. Перевод триггера из одного устойчивого состояния в другое производится путем кратковременной подачи на один из входов нулевого сигнала. При подаче нуля на вход S (Set) триггер переходит в единичное состояние. При подаче сигнала на вход R (Reset) триггер сбрасывается в ноль.
Одновременная подача двух нулей на оба входа триггера недопустима, так как в этом случае работа триггера непредсказуема. В промежутке между сигналами, когда на обоих входах единица, триггер сохраняет ранее установленное состояние.
Если на обоих входах присутствует единица, установленное состояние триггера сохраняется все время, пока на схему подано напряжение питания. Таким образом, триггер можно использовать для хранения информации. При выключении питания информация теряется. Если питание было выключено, то в момент включения питания (до прихода первых входных импульсов) триггер устанавливается в случайное положение. Если точнее, то это положение зависит от того, какой из элементов триггера оказался более быстродействующим.
Дешифратор
Преобразует входной код в выходной по определенному правилу
Линейный дешифратор – преобразует из 2-ой в 10-ую,взодной бинарный код, соответствующий десятичному значению
Счетный триггер
Вход1: любой положительный импульс меняет состояние триггера (первый – единицу,второй сбрасывает ноль)
4-ех разрядный счетный триггер: установка триггера по заднему фронту импульса.
Свойства:
1)любой импульс на Т вход перекидывает переход из одного состояния в другое.
2)используется как для счетчиков-делителей так и для временных состояний импульсов.
2.ЭВМ