Добавил:
Upload Опубликованный материал нарушает ваши авторские права? Сообщите нам.
Вуз: Предмет: Файл:
Тест_Архітектура_комп_КІ_Модуль_3_2011.srt.rtf
Скачиваний:
67
Добавлен:
05.03.2016
Размер:
500.09 Кб
Скачать

1 Мбайт

-

128 Кбайт

-

64 Мбайт

-

1 Гбайт

-

64 Кбайт

##theme 9

##score 1

##type 1

##time 0:00:00

Якщо МП має 16-розрядну шину адреси, який максимальний обсяг пам’яті він може адресувати?

+

64 Кбайт

-

1 Мбайт

-

128 Кбайт

-

64 Мбайт

-

1 Гбайт

##theme 9

##score 1

##type 1

##time 0:00:00

Якщо МП має 32 -розрядну шину адреси, який максимальний обсяг пам’яті він може адресувати?

+

4 Гбайт

-

128 Кбайт

-

64 Мбайт

-

1 Гбайт

-

64 Кбайт

##theme 9

##score 1

##type 1

##time 0:00:00

Процесори CISC – архітектури мають:

+

повний набір машинних команд

-

скорочений набір машинних команд

-

набір командних слів надвеликої довжини

##theme 9

##score 1

##type 1

##time 0:00:00

Процесори RISC – архітектури мають:

+

скорочений набір машинних команд

-

повний набір машинних команд

-

набір командних слів надвеликої довжини

##theme 9

##score 1

##type 1

##time 0:00:00

Предикація це:

+

спосіб обробки умовних розгалужень процесором

-

наявність у мікропроцесорі двох паралельних обчислювальних конвеєрів

-

наявність обчислювального конвеєра дуже великої довжини

##theme 9

##score 1

##type 1

##time 0:00:00

Суперскалярність це:

+

наявність у мікропроцесорі двох паралельних обчислювальних конвеєрів

-

спосіб обробки умовних розгалужень процесором

-

наявність обчислювального конвеєра дуже великої довжини

##theme 9

##score 1

##type 1

##time 0:00:00

Гіперконвеєрність це:

+

наявність обчислювального конвеєра дуже великої довжини

-

наявність у мікропроцесорі двох паралельних обчислювальних конвеєрів

-

спосіб обробки умовних розгалужень процесором

##theme 11

##score 1

##type 1

##time 0:00:00

Яку кількість адрес має вміщувати у загальному випадку адресне поле машинної команди?

+

4

-

3

-

2

-

1

##theme 11

##score 1

##type 1

##time 0:00:00

Селектор сегмента у МП IA-32 має розрядність:

+

14 біт

-

16 біт

-

32 біт

-

64 біт

##theme 11

##score 1

##type 1

##time 0:00:00

Дескриптор сегмента у МП IA-32 має розрядність:

+

8 байт

-

2 байти

-

4 байти

-

1 байт

##theme 11

##score 1

##type 1

##time 0:00:00

Яку функцію виконує блок сегментації у МП IA-32?

+

формування лінійної адреси з логічної адреси

-

вибір дескриптора сегмента

-

перетворення лінійної адреси на фізичну

##theme 11

##score 1

##type 1

##time 0:00:00

Якщо система команд процесора складається із 100 команд, яку найменшу розрядність повинна мати операційна частина команди?

+

7 біт

-

1 байт

-

2 байти

-

4 біти

##theme 11

##score 1

##type 1

##time 0:00:00

Якому способу адресації відповідає наведена формула для обчислення ефективної адреси: EA = Index* Scale +Disp?

+

масштабована індексна

-

масштабована базово-індексна

-

базово-індексна зі зсувом

-

індексна

##theme 11

##score 1

##type 1

##time 0:00:00

Якому способу адресації відповідає наведена формула для обчислення ефективної адреси: EA = Base +Index* Scale?

+

масштабована базово-індексна

-

масштабована індексна

-

базово-індексна зі зсувом

-

індексна

-

базово-індексна

##theme 11

##score 1

##type 1

##time 0:00:00

Якому способу адресації відповідає наведена формула для обчислення ефективної адреси: EA = Base +Index +Disp?

+

базово-індексна зі зсувом

-

масштабована базово-індексна

-

масштабована індексна

-

базово-індексна

-

індексна

##theme 11

##score 1

##type 1

##time 0:00:00

Якому способу адресації відповідає наведена формула для обчислення ефективної адреси: EA = Base +Index?

+

базово-індексна

-

базово-індексна зі зсувом

-

масштабована базово-індексна

-

масштабована індексна

-

індексна

##theme 11

##score 1

##type 1

##time 0:00:00

Якщо система команд процесора складається із 200 команд, яку найменшу розрядність повинна мати операційна частина команди?

+

1 байт

-

7 біт

-