Добавил:
Upload Опубликованный материал нарушает ваши авторские права? Сообщите нам.
Вуз: Предмет: Файл:
Программа ИМДЭ.doc
Скачиваний:
8
Добавлен:
06.03.2016
Размер:
870.91 Кб
Скачать

Раздел 2: Вопросы общепрофессиональных дисциплин

  • Определение триггера. Триггер как абстрактный автомат. Граф переключения триггера. Закон функционирования триггера. Классифи­кация триггеров. Одноступенчатые триггеры RS, D, JK-триггеры; D-триггеры с динамическим управлением. Универсальные JK и D триггеры. Т—триггер на базе JK и D —триггеров.

  • Физическая реализация логических функций. Положительная и отрицательная логика. Понятие системы элементов ЭВМ. Функциональная (логическая) и техническая полнота систем. Требования, предъявляемые к системам элементов.

  • Операционные устройства: регистры, счетчики, сумматоры, дешифраторы, селекторы, шифраторы, мультиплексоры, схемы контроля, схемы сравнения (цифровые компа­раторы), преобразователи кодов, умножители, сдвигатели.

  • Интерфейсные схемы. Принципиальная необходимость в интерфейс­ных схемах. Шинные формирователи и буферные регистры. Интерфейсные БИС. Пере­датчики и приёмники сигналов (АП, УП, ТЛ и т.п.). Приём — переда­ча внешних (нестандартных) сигналов.

  • Запоминающие устройства статического типа. Структура, принцип действия. Основные параметры. Выполнение операций записи, чтения. Связь с шиной (данных, адреса).

  • Запоминающие устройства динамического типа. Структура, принцип действия. Особен­ности использования БИС динамических ЗУ. Модуль динамического ЗУ: структура, работа. Связь с шиной. Выполнение записи, чтения, реге­нерации.

  • Постоянные запоминающие устройства. Определение, классификация ПЗУ. Назначение, существующие типы БИС, серии. ПЗУ как универсальный операционный элемент. Примеры применения ПЗУ. Совместное использование ПЗУ, ПЛМ и мультиплексоров.

  • Программирование ППЗУ. Принцип записи и стирания информации в программируемых ПЗУ различных типов. Средства автоматизации программирования.

  • Понятие архитектуры микропроцессорной системы. Архитектура Фон-Неймана, Гарвардская. Организация пространств памяти и ввода-вывода. Управление виртуаль­ной памятью, защита информации в памяти. Регистры микропроцессора. Типовые структуры регистровой области памяти.

  • Адресация данных. Прямая, явная, неявная. Однокомпонентные и многокомпонентные способы адресации. Типовые структуры МПС.

  • Шины микропроцессорных систем. Сопряжение устройств на шине. Циклы передачи информации.

  • Программно-управляемый ввод/вывод. Прерывания в микропроцессорных системах. Прямой доступ к памяти.

  • PIC контроллеры фирмы Microchip. Архитектура, система команд, Электрические параметры.

  • Инструментальные средства для проектирования и отладки устройств с использованием PIC-контроллеров.

  • Архитектура ПЛИС CPLD и FPGA.

  • Разработка цифровых устройств на ПЛИС. Интегрированная среда разработки.

  • Организация сверхоперативной памяти. Буферизация памяти. Оценка различных типов буферной памяти. Виртуальная память. Страничная организация памяти.

  • Интерфейсы открытых систем. Семиуровневая модель открытой системы.

  • Способы организации передачи данных в вычислительных сетях: коммутация каналов, со­общений и пакетов. Передачи данных по виртуальному каналу и датаграммный обмен. Топология вычислительных сетей.

  • Определение банка данных, базы данных, системы управления базами данных. Языковые средства банка данных. Требования, предъявляемые к бан­кам данных. Понятие модели данных. Иерархическая, сетевая и реляционная модели данных.

  • Анализ концептуальных подходов к защите информации в системах обработки данных. Основные механизмы защиты. Теорема Харрисона. Системность подхода к самой проблеме защиты информации. Целостный механизм-система защиты. Модель защиты - защитные пояса. Стандартизация в области защиты информации. Основные термины и определения.