- •1 Способ.
- •2 Способ.
- •Организация однопроцессорных эвм.
- •Основные устройства входящие в эвм.
- •Система прерываний.
- •Система памяти. Классификация памяти.
- •Динамическая память.
- •Режим чтения записи.
- •Режим регенерации информации.
- •Режим страничной чтения записи.
- •Синхронная и асинхронная память.
- •Синхронная динамическая память
- •Кэш память
- •Постоянные запоминающие устройства
- •Пзу на 4 байта
- •Ппзу (Программированные пользователем запоминающие устройства)
- •Фрагмент ппзу (рисунок)
- •Спзу (Стираемые постоянные запоминающие устройства)
- •Фрагмент спзу (рисунок)
- •Эипзу (Электрические изменяемые постоянные запоминающие устройства)
- •Модульный принцип построения памяти
- •Организация плоской памяти
- •Особенности pdp-11
- •Организация памяти ibm – pc
- •Виды организации памяти
- •Прямой доступ к памяти (пдп, dma)
- •Принцип пдп
- •Упрощенный алгоритм обмена.
- •Структурная схема контроллеров пдп
- •Устройства массовой памяти или внешние запоминающие устройства.
- •Ограничения fat
- •Файловые системы ntfs
- •Общие выводы:
- •Оптические накопители.
- •Интерфейсы внешних запоминающих устройств.
- •Клавиатура.
- •Мониторы.
- •Интерфейс Centronics
- •Вычислительные комплексы и системы Параллельная обработка информации
- •Конвейер арифметических операций
- •Конвейер команд
- •Многопроцессорные вычислительные системы.
- •Типы структурной организации (мпвк).
- •С общей шиной.
- •С разделяемой памятью. ( с многоходовыми озу)
- •Особенности организации вычислительных комплексов.
- •Комплексы с общем полем оперативной памяти.
- •Комплексы cmmp.
- •Проект Эльбрус.
- •Этапы проекта Эльбрус
- •Структура Эльбрус 2 (рис.)
- •Основополагающие принципы проекта
- •Эвм Эльбрус 3м
- •Супер эвм мвс – 100к
- •Супер эвм мвс 15000 вм
- •Супер эвм мвс – 6000
- •Проект blue gene
- •Вычислительные системы. Системы с конвейерной обработкой информации.
- •Система cray
- •Матричные системы окмд.
- •Ассоциативные системы.
- •Функционально распределенные системы.
- •Транспьютеры.
Мониторы.
Мониторы входят в состав любой компьютерной системы. Они являются визуальным каналом связи со всеми прикладными программами и стали жизненно важным компонентом при определении общего качества и удобства эксплуатации всей компьютерной системы.
Видеопамять записывает код того, что должно быть на мониторе. Существует два режима:
Символьный;
Графический.
1 – единицей является одно знакоместо. Каждому знакоместу видеопамяти соответствует 2 байта: 1-ый байт – код символа(256 вар), 2-ой байт – атрибут символа.
7 |
6 |
5 |
4 |
3 |
2 |
1 |
0 |
1 . . . . . . . |
. 1 . . . . . . |
. . 1 . . . . . |
. . . 1 . . . . |
. . . . 1 . . . |
. . . . . 1 . . |
. . . . . . 1 . |
. . . . . . . 1 |
-мигает;
-красный фон;
-зеленый;
-синий;
-повышенная яркость;
-красный символ;
-синий.
Каждому пикселю соответствует 4 бита.
Лекция № 8
УСАПП
Универсальный синхронный и асинхронный последовательный приемопередатчик (УСАПП) предназначен для организации гибкой последовательной связи.
Отличительные особенности:
Полнодуплексная работа (раздельные регистры последовательного приема и передачи)
Асинхронная или синхронная работа
Ведущее или подчиненное тактирование связи в синхронном режиме работы
Высокая разрешающая способность генератора скорости связи
Поддержка формата передаваемых данных с 5, 6, 7, 8 или 9 битами данных и 1 или 2 стоп-битами
Аппаратная генерация и проверка бита паритета (четность/нечетность)
Определение переполнения данных
Определение ошибки в структуре посылки
Фильтрация шума с детекцией ложного старт-бита и цифровым ФНЧ
Три раздельных прерывания по завершении передачи, освобождении регистра передаваемых данных и завершении приема
Режим многопроцессорной связи
Режим удвоения скорости связи в асинхронном режиме
Рис. Функциональная схема УСАПП
На рисунке пунктирной линией выделены три основных блока УСАПП: тактовый генератор, передатчик и приемник. Регистры управления используются всеми блоками. Логика тактового генератора состоит из логики синхронизации, связанной с внешним тактовым входом (используется в подчиненном режиме) и генератора скорости связи. Вывод XCK (синхронизация передачи) используется только в режиме синхронной передачи. Передатчик состоит из одного буфера записи, последовательного сдвигового регистра, генератора паритета и управляющей логики, которая поддерживает различные форматы последовательной посылки. Буфер записи позволяет непрерывно передавать данные без каких-либо задержек между передачей посылок. Приемник является более сложным блоком УСАПП, т.к. в его состав входят модули обнаружения данных и синхронизации. Модули обнаружения необходимы для асинхронного приема данных. Помимо модулей обнаружения в приемник входит устройство проверки паритета, сдвиговый регистр, и двухуровневый приемный буфер (UDR). Приемник поддерживает те же последовательные форматы, что и передатчик, и может определить ошибку в посылке (кадре), переполнение данных и ошибку паритета.