Добавил:
Upload Опубликованный материал нарушает ваши авторские права? Сообщите нам.
Вуз: Предмет: Файл:
асвт, никитин сука.docx
Скачиваний:
11
Добавлен:
25.09.2019
Размер:
266.34 Кб
Скачать
  1. Поколения эвм

Поколение определяется элементарной базой, архитектурой и вычислительной возможностью

  1. Первое поколение

    1. Лампы

    2. Жесткая централизация

    3. Единая база команд и данных

  2. Второе поколение

    1. Транзисторы

    2. Жесткая централизация

    3. Единая база данных и команд

  3. Третье поколение

    1. МИС и БИС

    2. Децентрализация управления и параллельная работа отдельных устройств ЭВМ

  4. Четвертое поколение

    1. СБИС и БИС

    2. Шинная организация архитектуры ЭВМ

  5. Пятое поколение

    1. СБИС

    2. Модульность построения, магистральность и иерархичность управления

  1. Архитектура фон Неймана и гарвардская архитектура

Архитектура фон Неймана - широко известный принцип совместного хранения программ и данных в памяти компьютера. В общем случае, когда говорят об архитектуре фон Неймана, подразумевают физическое отделение процессорного модуля от устройств хранения программ и данных. Наличие заданного набора исполняемых команд и программ было характерной чертой первых компьютерных систем.

Гарвардская архитектура - архитектура ЭВМ, отличительным признаком которой является раздельное хранение и обработка команд и данных. Архитектура была разработана Говардом Эйкеном в конце 1930-х годов в Гарвардском университете.

  1. Режимы адресации мп i80386 (реальный, защищённый, v86, страничной адресации)

        1. RM (Real Mode)

Этот режим всегда включается при нажатии кнопки Reset. Вэтом режиме процессор имеет такую же базовую архитектуру как и 8086. Это означает:

  • Область адресов доступных системе 1 МБ.

  • Память не защищена.

  • Исполнительный адрес всегда соответствует физическому, страничный режим отсутствует.

  • Все сегменты могут находиться в состоянии записи, считывания или выполнения.

  • Однопользовательский режим.

Единственным способом выхода из RM является явное переключение в защищенный режим.

        1. PM (Protected Mode)

Полные возможности, 4Гб в 32х адресном пространстве, 64 Тб виртуальной памяти. Виртуальная адресация - способ доступа к информации, при которой большая её часть располагается не в физической ОЗУ, а в устройствах внешней памяти, куда она периодически подкачивается

        1. PPM (Page Protected Mode)

Альтернативный режим управления памятью позволяющий разделить информацию на более компактные блоки по 4 Кб

        1. VM86 (Virtual Mode)

Данный режим устанавливает среду RM86 внутри защищенной многозадачной среды intel 386

  1. Организация памяти в мп i80386 (физический, логический, линейный адрес, сегментированная память, сплошная память, разбиение на страницы)

Физический адрес

Это реальный адрес используемый для выбора микросхем физической памяти содержащих данные

Логический адрес

Состоит из селектора сегмента и относительного адреса сегмента

Линейный адрес

Адрес сформированный дополнением относительного адреса (смещения) к физическому

Сегментная память

схема логической адресации памяти компьютера в архитектуре x86. Линейный адрес конкретной ячейки памяти, делится на две части: сегмент и смещение. Сегментом называется условно выделенная область адресного пространства определённого размера, а смещением — адрес ячейки памяти относительно начала сегмента. Базой сегмента называется линейный адрес (адрес относительно всего объёма памяти), который указывает на начало сегмента в адресном пространстве. В результате получается сегментный (логический) адрес, который соответствует линейному адресу база сегмента + смещение и который выставляется процессором на шину адреса.

Сплошная память

схема логической адресации памяти компьютера в архитектуре x86. При использовании данной модели памяти программа оперирует единым непрерывным адресным пространством - линейным адресным пространством. В нем содержатся и код, и стек, и данные программы, адресуемые смещением в пределах от 0 до 232-1. Такое 32-битное смещение называется линейным адресом.

Разбиение на страницы

Используется устройство страничной организации памяти (PAG - Paging Unit) Транслирующее линейные адреса в физические при включеном механизме разбиения на страницы

Соседние файлы в предмете [НЕСОРТИРОВАННОЕ]