Добавил:
Upload Опубликованный материал нарушает ваши авторские права? Сообщите нам.
Вуз: Предмет: Файл:
отчетНИП_Пет.doc
Скачиваний:
0
Добавлен:
11.11.2019
Размер:
163.84 Кб
Скачать

Заключение

В отчете о НИП рассмотрена структура и научно-исследовательская работа кафедры электротехники и технической электроники, выполнен обзор проблемы применения троичной системы счисления в логических устройствах. Проведен синтез, реализация и функциональное моделирование в среде Simulink базового троичного вентиля, предназначенного для применения в логических устройствах.

Структура вентиля состоит из двух блоков: схемы управления и схемы мультиплексирования, и реализована на основе стандартной МОП-технологии. В отличие от известных схем, в устройстве уменьшены статические токи между шинами питания в схеме управления вентиля от значений единиц микроампер до уровня токов утечки МОП-транзисторов при любом логическом состоянии на входе вентиля. При использовании 0.18 мкм МОП-технологии компании UMC статический ток троичного вентиля не превышает 185 пА.

Предложенная структура троичный вентиль со сниженной потребляемой мощностью может быть использована как основа для построения цифровых элементов и устройств троичной логики. В дальнейшем на основе универсального троичного вентиля предполагается разработка схем таких логических устройств как троичные сумматоры.

Список использованных источников

1. Брусенцов Н.П. Заметки о троичной цифровой технике // Сборник научных трудов Юбилейной Международной научно-технической конференции «50 лет модулярной арифметике», ноябрь 2005. – М., Зеленоград, 2006. – C. 618-641.

2. Hayes B. Third base // American Scientist. – 2001. – V. 89. – № 6. – P. 490-494.

3. A.S. Korotkov, D.V. Morozov, M.M. Pilipko, A. Sinha. Delta-Sigma ADC for Ternary Code System (Part I: Modulator Realization) // Proc. Int. Symposium Signals, Circuits and Syst., Iasi, Romania. July 2007. P. 1-4.

4. Кнут Д. Искусство программирования для ЭВМ. Т.2: Получисленные алгоритмы. – М.: МИР, 1977. – 724 с.

5. Иваськив Ю.Л. Принципы построения многозначных физических схем. – Киев: Наукова думка, 1971. – 316 с.

6. Поспелов Д.А. Логические методы анализа и синтеза схем. Изд. 3-е, перераб. и доп. – М.: Энергия, 1974. – 368 с.

7. Ji-Zhong Shen, Mao-Qun Yao, Xie-Xiong Chen, Hua-Hua Chen. Ternary BiCMOS circuit structure and its design at switch level // Proc. 5th Int. Conf. ASIC. Oct. 2003. V. 1. P. 581-585.

7. C.N. Rozon, H.T.Mouftah. Realization of a three-valued logic built-in testing structure // IEEE J. Solid-State Circuits. June 1990. V. 25. №. 3. P. 814-820.

8. Патент Японии № 2005080257, CMOS driver circuit and CMOS inverter circuit, Japan Radio CO Ltd (F. Hideki). 24.03.2005.

9. Патент Японии № 2007208512 (WO 2007 088901), Three-valued logic function circuit, Japan Advanced Inst of Science and Tech (H. Yasushi, S. Masaaki). 09.08.2007.

10. Д.В.Морозов, М.М.Пилипко, А.С.Коротков. Реализация устройств троичной логики на основе стандартной МОП технологии // Микроэлект-роника. Том 38, часть 3, с. 224-236. М.: Наука, 2009.

16