Вопросы к экзамену
.docЭкзаменационные вопросы по курсу «Микропроцессоры и микрокомпьютеры»
-
Структурная схема цифровой ЭВМ. Принцип программного управления.
-
Представление числовой информации в ЭВМ. Системы счисления.
-
Двоичная, двоично-десятичная и шестнадцатеричная системы счисления.
-
Формы представления и способы кодирования двоичных чисел.
-
Логические основы ЭВМ. Основные понятия алгебры логики.
-
Программная модель 32-разрядных процессоров архитектуры IA-32.
-
Микропроцессор IA-32. Регистры общего назначения.
-
Микропроцессор IA-32. Сегментные регистры.
-
Микропроцессор IA-32. Указатель команд, регистр флагов и управляющие регистры.
-
Микропроцессор IA-32. Организация памяти.
-
Микропроцессор IA-32. Модель памяти в реальном режиме.
-
Микропроцессор IA-32. Режимы адресации.
-
Типы данных микропроцессора.
-
Система команд микропроцессора.
-
Программная модель математического сопроцессора. Регистры
-
Типы данных математического сопроцессора.
-
Система команд математического сопроцессора.
-
Программная модель расширения MMX. Регистры и типы данных
-
Система команд MMX.
-
Программная модель расширения XMM (SSE/SSE2/SSE3). Регистры и типы данных
-
Система команд XMM (SSE/SSE2/SSE3).
-
Защищенный режим работы микропроцессора. Регистры управления МП.
-
Модель памяти в защищенном режиме.
-
Уровни привилегий в защищенном режиме.
-
Организация защиты кода и данных.
-
Переключение МП из реального режима в защищенный и обратно.
-
Обработка прерываний в защищенном режиме.
-
Управление задачами. Переключение задач.
-
Режим виртуального 8086 (V86).
-
Технология кэширования памяти.
-
Суперскалярная архитектура МП.
-
Конвейерная обработка команд. Динамическое исполнение команд.
-
Архитектуры МП CISC и RISC.
-
Архитектуры МП VLIW и MISC.
-
Архитектура МП EPIC.
-
Особенности архитектуры IA-64. МП Intel® Itanium® 2
-
Микропроцессор Эльбрус 2000.
-
Особенности архитектуры AMD-64.
-
Микропроцессоры архитектуры RISC 3-го поколения.