Вопросы-Схемотехника ЭВМ экзамен
.docВОПРОСЫ ДЛЯ ПОДГОТОВКИ
к экзамену
Специальность 211000.62
по дисциплине « Схемотехника ЭВМ»
Системы счисления
Двоичное, восьмеричное и шестнадцатеричное представление чисел
Соотношение между аналоговым и цифровым.
Цифровые устройства.
Электронные аспекты цифрового проектирования.
Роль программирования в проектировании цифровых устройств.
Интегральные схемы.
Программируемые логические устройства.
Способы представления логических переменных электрическими сигналами.
Основные требования к базовым логическим элементам.
Совместимость уровней входных и выходных сигналов.
Нагрузочная способность логического элемента.
Квантование сигнала.
Помехоустойчивость логического элемента.
Классификация и области применения основных типов базовых ЛЭ.
Схема «И».
Схема «ИЛИ».
Схема «НЕ».
Схема «И – НЕ».
Схема «ИЛИ – НЕ».
Описание функций И-НЕ и ИЛИ-НЕ в символах по спецификации Milspek 806B (США).
Сигналы высокого и низкого уровней.
Логические символы по спецификации МЭК 117-15А.
Обозначение зависимостей.
Блоки управления.
Выходные блоки и основные правила условных графических обозначений. Составление логических схем в символах спецификации МЭК.
Резисторно-транзисторная логика (РТЛ).
Диодная логика (ДЛ) и диодно-транзисторная логика (ДТЛ).
Логические уровни напряжения.
Коэффициент разветвления по выходу.
Помехоустойчивость.
Высокопомехоустойчивые логические схемы (HiNIL).
Транзисторно-транзисторная логика (ТТЛ).
Базовая ТТЛ-схема.
Схема «И-ИЛИ-НЕ».
Инвертор.
Неиспользованные входы в схемах «И-НЕ» и «ИЛИ-НЕ».
Короткие замыкания выхода схем относительно земли и положительного напряжения питания.
Напряжение питания.
Заземления и развязки по напряжению питания.
Стандартные ТТЛ-схемы «И-НЕ» и «ИЛИ-НЕ».
Трехуровневая логика.
Маломощные ТТЛШ-схемы.
Неиспользованные входы логических элементов ТТЛШ –схем «И-НЕ» и «ИЛИ-НЕ».
Коэффициент разветвления по выходу для маломощных ТТЛШ-схем.
Входные диодные ограничители (антизвонные диоды).
Развязка шины питания.
Логические схемы в биполярном исполнении.
Три группы ТТЛ – схем.
Усовершенствованные ТТЛШ-схемы.
Совместимость усовершенствованных и маломощных ТТЛШ-семейств с другими ТТЛ-семействами.
Логические схемы на МОП-транзисторах.
КМОП-схемы.
КМОП-схема «ИЛИ-НЕ».
КМОП-схема «И-НЕ».
Помехоустойчивость для КМОП-схем.
Неиспользованные входы в КМОП-схемах.
Основные сведения о ЗУ
Параметры и основные сигналы ЗУ
Режимные параметры ЗУ
Алгоритм действия ЗУ
Классификация полупроводниковых ЗУ
ПЗУ
Статические ОЗУ
Динамические ОЗУ
Структура 2D; 3D
Масочные ЗУ
ЗУ на МОП-элементах
Репрограммированные ЗУ
Запоминающие элементы статических ЗУ
Энергонезависимость статических ЗУ
Запоминающие элементы динамических ЗУ
Процесс чтения состояния ЗЭ
Рекомендуемая литература
1. Хоровиц Пауль. Искусство схемотехники : [монография] : пер. с англ. / П. Хоровиц, У. Хилл .— Изд. 6-е .— Москва : Мир, 2001 .— 704 c.4. Фрике К.
2. Вводный курс цифровой электроники : учебное пособие : пер. с нем. / К. Фрике .— 2-е изд., испр. — Москва : Техносфера, 2004 .— 428 c.
3. Угрюмов В.П. Цифровая Схемотехника. – СПб.: БХВ-Петербург, 2004. – 528 с.