Добавил:
Upload Опубликованный материал нарушает ваши авторские права? Сообщите нам.
Вуз: Предмет: Файл:

разд.матерТТ / Раз.м.ТТ-14 / Разное / Vodovozov_CAS / А.Водовозов Цифровые элементы систем автоматики

.pdf
Скачиваний:
88
Добавлен:
13.05.2015
Размер:
1.21 Mб
Скачать

Рис. 4.3. Переходные характеристики логического элемента с инвертирующей характеристикой

Задержка t1,з 0 характеризует процесс перехода выходного сигнала элемента с состояния 1 в состояние 0. Задержка t0,з 1 - из состояния 1 в состояние 0. Задержка распространения, определяющая время выполнения логических операций, считается средней величиной: tз = (tз0,1 + t1з,0 ) / 2 . ( 4.6)

Важным параметром логического элемента является работа переключения, определяющая затраты энергии на перенос одного бита информации:

Aп = Ptз

 

( 4.7).

В настоящее время величина

A

достигла 104 пДж и продолжает снижаться.

 

п

 

Теоретически минимальная работа

переключения равна энергии элементарного

шумового выброса: Э = , где k - постоянная Больцмана, Т - абсолютная

температура. При комнатной температуре T ≈ 300! K : Э ≈ 4 109 пДж.

Практически все рассмотренные параметры логических элементов зависят от напряжения питания. Снижение напряжения уменьшает потребляемую мощность, ухудшает помехоустойчивость, снижает быстродействие и нагрузочную способность логических элементов. Поэтому наряду с номинальным напряжением для всех микросхем указывается его допустимые отклонения. Обычно они составляют 5 10% номинального значения.

Температура также существенно влияет абсолютно на все параметры логических элементов. Все элементы имеют рабочий диапазон температур, в котором гарантируется соответствие их параметров указанным значениям. Для микросхем общего применения этот диапазон составляет -10 +70 ° С. Для микросхем, предназначенных для работы в сложных условиях (бортовая аппаратура, полевые условия и др.), рабочий диапазон температур расширен до - 60 +125° С.

Технологии изготовления логических элементов

В процессе развития электроники схемы логических элементов претерпевали значительные изменения. Требования повышения быстродействия, помехоустойчивости, степени интеграции микросхем, снижения потребляемой мощности оказались очень противоречивыми. До настоящего времени не найдена единая технология, удовлетворяющая одновременно всем перечисленным критериям. Из многочисленных схем выделилось несколько семейств, имеющие достаточно хорошие значения параметров и используемых активно многими производителями

31

интегральных схем. К ним относятся: транзисторно-транзисторная логика (ТТЛ), интегральная инжекционная логика (И2Л), эмиттерно-связанная логика (ЭСЛ), n- канальная МОП-логика (nМОП) и комплементарная МОП-логика (КМОП).

Транзисторно-транзисторная логика

Первые схемы ТТЛ-логики созданы фирмой Texas Insrument в 1963 году. Они оказались очень удачными для своего времени, хорошо сочетали в себе простоту, высокое быстродействие и экономичность и явились основой для создания большого количества различных серий интегральных схем малой и средней степени интеграции. К концу 80-х годов схемы ТТЛ составляли уже более половины от общего объема производимых логических схем на биполярных транзисторах.

Основным элементом ТТЛ-логики является многоэмиттерный транзистор

(рис. 4.4).

Рис. 4.4. Базовая схема элемента стандартной ТТЛ-логики

При этом используется инверсное включение транзистора, когда переход “база-коллектор” работает в прямом направлении, а переход “база-эмиттер” - в обратном. Такое включение в сочетании с особой геометрией p-n-перехода

характеризуется

незначительным

инверсным

коэффициентом

усиления:

β и = Iэ / Iб0,1 .

 

 

 

 

Если в рассмотренной схеме хотя бы на одном из входов логического элемента присутствует сигнал логического нуля с потенциалом U 0 , то на этом входе

появляется входной вытекающий ток Iвх0 : от источника питания Е = 5В через базовый резистор Rб и переход “база-эмиттер” транзистора VT1 к источнику сигнала.

Величина базового тока транзистора задается резистором R1 и практически не зависит от числа входов с нулевым потенциалом. Потенциал базы транзистора VT1 в этом

случае равен: U 0 + 0,7В , где 0,7 В - падение напряжения на открытом переходе “базаэмиттер”. Переход “база-коллектор” транзистора VT1, включенный последовательно переходу “база-эмиттер” транзистора VT2, в этом случае открыться не может, так как

U 0 < 0,7 В. Базовый ток транзистора VT2 равен нулю и транзистор находится в режиме отсечки. Двухтактный выходной каскад логического элемента состоит из транзистора VT4 и эмиттерного повторителя на транзисторе VT3. При запертом транзисторе VT2 ток от источника питания Е через резистор R2 поступает в базу

32

транзистора VT3 . Через открытый транзистор VT3, диод VD3 и резистор R4 выход логического элемента соединяется с источником питания. Выходное напряжение высокого уровня в этом режиме можно рассчитать по формуле:

U вых1 = E I н R4 U кб U бэ UVD .

( 4.8)

Транзистор VT3 не может перейти в насыщение и поэтому напряжение U к б не опускается ниже 1 В. Если учесть, что U бэ 0,7В , а UVD 0,7В , то при стандартном

напряжении питания Е = 5В без учета падения напряжения на резисторе R4 получаемUвых ≈ 2,6В .

Если на всех входах логического элемента присутствуют сигналы высокого уровня, то ток базы транзистора VT1 через открытый переход “база-коллектор” поступает в цепь базы транзистора VT2. Транзистор VT2 переходит в открытое состояние. Часть его эмиттерного тока поступает в базу транзистора VT4. В результате транзистор переходит в состояние насыщения и выходное напряжение логического элемента будет близко к нулю. Уровень логического нуля

U0 определяется напряжением насыщения транзистора, не превышающем 0,3 В.

Таким образом, выходной сигнал Y=0 появляется только при условии X1=X2=1, что соответствует логической функции И-НЕ. Как известно, логический элемент И-НЕ представляет собой функционально полную систему и, являясь базовым элементом ТТЛ-логики, обеспечивает построение на своей основе множества сложных логических схем.

В схеме логического элемента И-НЕ (рис.2.4) на входах элемента установлены диоды VD1 и VD2, защищающие входы от пробоя при появлении на них импульсов отрицательной полярности. Возникновение таких импульсов возможно из-за накопления зарядов в емкости проводников печатных плат.

Резистор R4 предназначен для ограничения сквозного тока через транзисторы VT4 и VT5 в моменты переключения схемы, когда один из транзисторов открывается, а второй закрывается. Импульсы сквозного тока при переключениях элементов являются источником больших импульсных помех в цепях питания микросхем. Для уменьшения помех в цепи питания рекомендуется устанавливать керамические конденсаторы емкостью 0,1 мкф.

Схема, изображенная на рис.4.4 соответствует элементу стандартной ТТЛ среднего быстродействия серии 74. Наряду с ней существуют быстродействующая серия 74Н (High) и микромощная 74L (Low).

Более поздние разработки элементов ТТЛ имеют в схеме транзисторы с диодами Шоттки. Базовой серией ТТЛ-логики с диодами Шоттки является серия 74S

(Schottky), микромощной 74LS (Low Schottky)

Несколько измененные схемы логических элементов имеют так называемые перспективные серии ТТЛ. Среди существующих трех разновидностей перспективных ТТЛ выпущенная фирмой Fairhild Camera and Instrument Corporation серия 74F (Fairhild) считается базовой. Серия 74AS (Advanced Schottky) -

быстродействующая, а серия 74ALS (Advanced Low Schottky) - экономичная.

33

В таблице 4.1. приведены сравнительные параметры двухвходовых элементов различных серий микросхем ТТЛ-логики.

Таблица 4.1. Сравнительные данные логических элементов ТТЛ

Серия

Отечест-

Мощность

Задержка

Энергия

Нагрузка

0

1

 

венный

(мВт)

(нс)

 

Uвых

Uвых

 

переклю-

 

(В)

(В)

 

аналог

 

 

 

 

 

 

чения (пДж)

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

74

К155

10

9

90

10

2,4

0,4

74L

К134

1

33

33

1

2,4

0,35

74H

К131

22

6

132

12

2,4

0,4

74S

К531

19

3

57

12

2,6

0,45

74LS

К555

2

9,5

19

5

2,6

0,45

74F

К1531

4

3

12

-

2,5

0,45

74ALS

К1533

1,2

4

4,8

2

2,5

0,4

74AS

-

8

1,75

14

12

2,4

0,45

Несмотря на то, что все серии ТТЛ-схем имеют несколько различные уровни сигналов, их можно использовать совместно. Коэффициенты разветвления элементов ТТЛ обычно равны 10. Элементы с повышенной нагрузочной способностью могут иметь коэффициент разветвления в пределах 30 50.

При совместном использовании различных серий нагрузочная способность элементов существенно различается. В таблице 4.1. нагрузочная способность элементов указана по отношению ко входам стандартной ТТЛ серии 74.

Элементы ТТЛ-логики редко применяются при создании больших интегральных схем.

nМОП - логика

Логические элементы на полевых транзисторах обычно строятся на транзисторах с каналом n-типа. Они обеспечивают более высокую помехоустойчивость и по своим логическим уровням и порогам совместимы с элементами ТТЛ. Типовые схемы элементов ИЛИ-НЕ nМОП логики приведены на рис. 4.5.

34

Рис. 4.5. Элемент nМОП-логики

Вэлементе ИЛИ-НЕ используется параллельное включение транзисторов VT1

иVT2 с индуцированным каналом. Транзистор VT3 со встроенным каналом всегда находится в открытом состоянии и выполняет функцию резистора. Если на обоих входах элемента присутствуют сигналы логического нуля, то транзисторы VT1 и VT2

заперты, выходное напряжение схемы U вых = U 1 E . Если хотя бы на один из

входов элемента подан сигнал высокого уровня U1 , то соответствующий транзистор открывается и на выходе схемы устанавливается напряжение низкого уровня

U 0 0,1В.

Технологичность и низкая стоимость схем на полевых транзисторах делают их очень выгодными при построении больших интегральных схем. В производстве малых и средних интегральных схем nМОП-логика не используется. При потребляемой мощности порядка 0,5 мВт по быстродействию элементы nМОП практически не уступают ТТЛ-логике. Они обеспечивают время задержки порядка 30 нс. Энергия переключения элемента - около 15 пДж.

Схемотехника n-MOП использована в отечественных микропроцессорных комплектах серии 580 (аналог Intel 8080), 581, 586, 1801, 1810 (аналог Intel 8086), 1811, 1813, 1816.

Комплиментарная МОП - логика

КМОП - комплиментарная структура металл-оксид-полупроводник (CMOSComplimentary Metal Oxide Semiconductor) - наиболее современный тип логики.

Основной элемент логики - комплиментарная пара транзисторов, состоящая из двух МОП-транзисторов с каналами n- и p- типа (рис. 4.6)

Рис. 4.6. Инвертор КМОП-логики

35

Пороговое напряжение обоих транзисторов равно примерно 1,5 В. При нулевом входном сигнале Uвх = U 00 транзистор VT2 открыт, а транзистор VT1 - закрыт. В результате на выходе схемы U вых = E = U 1 . В противоположном случае,

при Uвх = U1= E , открытым является транзистор VT1, а закрытым - VT2. На выходе элемента: U вых = U 0 ≈ 0 . Таким образом, комплиментарная пара транзисторов

является инвертором, реализующим функцию Y = X . Особенностью такого инвертора является высокое, практически равное напряжению питания, значение логической единицы, что обуславливает очень высокую помехоустойчивость схемы. Напряжение питания элемента КМОП-логики может быть любым в диапазоне от 3 до 15 В. С увеличением напряжения питания увеличивается запас помехоустойчивости схемы. При напряжении +5 В достигается совместимость с элементами ТТЛ-логики. При этом к одному элементу КМОП можно подключать не более одного элемента ТТЛ.

Потребляемый схемой от источника питания ток равен нулю в любом из рассмотренных статических состояний элемента. В импульсном режиме энергия источника питания расходуется на перезаряд емкости нагрузки элемента С. Она зависит от напряжения питания схемы Е и частоты переключения f:

P = C f E 2 .

(4.9)

Для современных схем потребляемая логическим элементом мощность составляет примерно 0,1 0,3 мкВт/кГц. Энергия на одно переключение элемента (менее) 0,05 пДж/кГц значительно меньше, чем у любых других серий логических элементов.

Для реализации функции И-НЕ используется схема на четырех транзисторах рис. 4.7.

Рис. 4.7. Логический элемент И-НЕ комплементарной МОП-логики

В этой схеме сигнал логического нуля на выходе формируется только при одновременном открытии двух включенных последовательно транзисторов типа p-n- p: и VT1 VT2, т.е. при условии X1=X2=1.

При изменении последовательного соединения транзисторов на параллельное получается схема логического элемента ИЛИ-НЕ (рис. 4.8)

36

Рис. 4.8. Логический элемент ИЛИ-НЕ комплиментарной МОП-логики

Первые микросхемы КМОП серии CD4000А созданы фирмой RCA в начале 70-х годов (отечественный аналог - серия 176). Эти схемы имели напряжение питания +9В. Поскольку быстродействие КМОП-микросхем пропорционально напряжению питания, то в последующем напряжение питания элементов повышается до 15 В. Усовершенствованная серия CD4000B (отечественный аналог 561) при напряжении питания 15В обеспечивает время задержки 50 нс, а более поздняя серия LOGMOS 4000 фирмы Philips при том же напряжении питания 15 В - задержку 15 нс. Быстродействующие КМОП-семейства конкурирует по функциям и конфигурации с перспективными ТТЛ-сериями. Большой выбор современных КМОП серий предлагает фирма Texas Instrument.

Микросхемы серии 74 АC/ACT (Advanced CMOS Logic) производятся с использованием 1-микронной CMOS технологии. AC устройства имеют CMOSсовместимые входы, а ACT входы совместимые с ТТЛ схемами.

Микросхемы 74AHC/AHCT (Advanced High-Speed CMOS Logic) имеют высокое быстродействие при малом потреблении и низком уровне шумов. AHC схемы имеют CMOS-совместимые входы, а AHCT - входы совместимые с ТТЛ схемами.

74ALVC (Advanced Low-Voltage CMOS Technology) является одной из наиболее производительных серий с 3 вольтовым питанием. Производится по 0,6 микронной CMOS технологии.

Таблица 4.2. Сравнительные данные КМОП-микросхем

Серия

Питание (В)

Задержка (нс)

Частота (МГц)

Отечественный аналог

CD4000A

9

 

 

176

CD4000B

15

25

40

561

74HC

4.5

8.8

69

1564

74HCT

4.5

8

54

 

74AC

5.5

4.5

100

1554

74ACT

5

8

100

 

74ALVC

3.3

2.2

>250

 

Наряду с малыми и средними интегральными схемами технология КМОП широко используется и в производстве БИС.

37

5. ЛОГИЧЕСКИЕ ЭЛЕМЕНТЫ

Все простейшие (базовые) логические элементы: И, ИЛИ, НЕ, И-НЕ, ИЛИ-НЕ, ИСКЛЮЧАЮЩЕЕ ИЛИ, входящие в наборы интегральных схем, считаются малыми интегральными схемами. Их выбор очень широк; наборы микросхем, как правило, содержат элементы с различным количеством входов и различной нагрузочной способностью. Для изготовления малых интегральных схем обычно используются корпуса с 14 выводами. В одном корпусе такой микросхемы помещается от одного до шести базовых логических элементов. На рис. 5.1- 5.4 показаны некоторые микросхемы ТТЛ-логики, выполняющие простейшие логические преобразования.

1533ЛН1

1533ЛИ1

1533ЛИ3

1533ЛИ6

(шесть элементов НЕ)

(четыре элемента 2И)

(три элемента 3И)

(два элемента 4И)

Рис. 5.1. Логические элементы НЕ и элементы И

1533ЛА3

1533ЛА4

1533ЛА1

1533ЛА2

(четыре элемента И-НЕ)

(три элемента 3И-НЕ)

(два элемента 4И-НЕ) элемент 8И-НЕ

 

Рис. 5.2. Элементы И-НЕ

 

38

1533ЛЛ1 (четыре

1533ЛЕ1 (четыре

1533ЛЕ4 (три

1533ЛЕ7 (два

элемента 2ИЛИ)

элемента 2ИЛИ-НЕ)

элемента 3ИЛИ-НЕ)

элемента 5ИЛИ-НЕ)

Рис. 5.3. Элементы ИЛИ-НЕ

1533ЛП5 (четыре

533ЛП3 (три

530ЛР9 (элемент

530ЛР11 (два

элемента

трехвходовых

элемента

ИСКЛЮЧАЮЩЕЕ ИЛИ)

мажоритарных

4-2-3-2И-4ИЛИ-НЕ)

2-2И-2ИЛИ-НЕ)

 

элемента с инверсией)

 

Рис. 5.4.Элементы с логикой ИЛИ, ИЛИ-НЕ, ИСКЛЮЧАЮЩЕЕ ИЛИ, мажоритарной логикой и логикой И- ИЛИ-НЕ

Логические элементы с повышенной помехоустойчивостью, имеющие передаточную характеристику в виде петли гистерезиса (рис. 4.2), строятся по схеме триггера Шмитта - усилителя с положительной обратной связью. При напряжении

питания Е=5В напряжения переключения триггера Шмитта: U п0 ≈ 1,7B , U1п 0,9В .

Ширина петли гистерезиса - 0,8 В. Элементы могут выполнять функции инвертора или многовходового логического элемента И-НЕ. В стандарте МЭК и в отечественном ГОСТ элементы с гистерезисной характеристикой изображаются также как обычные элементы с добавлением символа (рис. 5.5.).

Триггеры Шмитта обычно используются при соединении логических схем через длинные линии, где наиболее вероятно появление различных помех.

39

1533ТЛ2 (шесть триггеров

1533ТЛ3 (четыре триггера

1533ТЛ1 (два триггера

Шмитта с инверсией)

Шмитта с логикой 2И-НЕ)

Шмитта с логикой 4И-НЕ)

Рис. 5.5. Примеры ТТЛ-триггеров Шмитта

6. БУФЕРНЫЕ ЭЛЕМЕНТЫ И ШИННЫЕ ДРАЙВЕРЫ

. Наряду с логическими элементами все серии микросхем обеспечивают широкий выбор буферных и разрешающих элементов, предназначенных для формирования и усиления электрических сигналов. Схемы отличаются от обычных логических элементов измененными выходными каскадами, допускающими подключение к ним различных элементов индикации, контроля и управления.

Схемы с открытым коллектором

Элементы открытым коллектором имеют упрощенный выходной каскад, в котором отсутствует цепь нагрузки. Для формирования выходного сигнала цепь нагрузки подсоединяется к выходу элемента, как это показано пунктиром на схеме элемента с открытым коллектором ТТЛ-логики (рис.6.1).

Рис. 6.1. Схема ТТЛ-элемента И-НЕ с открытым

Рис. 6.2. Соединение элементов с

коллектором

открытым коллектором по схеме

 

“монтажное И”

В качестве нагрузки схемы можно использовать различные индикаторы, реле и др. устройства. Элементы ТТЛ с открытым коллектором допускают даже

40