Добавил:
Upload Опубликованный материал нарушает ваши авторские права? Сообщите нам.
Вуз: Предмет: Файл:
ИТ / М 1 Технічна база інформаційних технологій / Tема 2. Основи побудови ПК / До теми 2 / ІТ Зан_10 Т2 Лр_03 Проектування тригерних схем.doc
Скачиваний:
37
Добавлен:
19.02.2016
Размер:
99.33 Кб
Скачать

2.2. Синхронные двухступенчатые триггеры.

Синхронным двухступенчатым (двухтактным) триггером называется схема, состоящая из двух одноступенчатых синхронных триггеров, одновременный прием информации в которые запрещен. Во вторую ступень триггера информация поступает только после приема в первую ступень и снятии синхроимпульса, что достигается включением инвертора в цепь синхроимпульса второй ступени (см. рис.4.4). При отсутствии синхроимпульса разрешается смена сигналов на логических входах триггера, т. к. прием информации в первую ступень запрещен.

Структура синхронного двухступенчатого триггера и его графическое обозначение

Рис. 4

Особенностью триггеров с динамическим управлением записью является переход из одного состояния в другое в момент изменения сигнала на синхронизирующем входе в определенном направлении: из "0" в "1" или из "1" в "0". При управлении фронтом 0/1 синхроимпульса триггер имеет прямой динамический вход, а при управлении фронтом 1/0 - инверсный. Реализацию динамического триггера можно проследить на примере RS-триггера, представленного на рис. 5.

При отсутствии синхроимпульса на выходах элементов 3, 4 имеем уровень логической единицы, который, поступая на входы элементов 1, 2, приводит к инвертированию ими входной информации. При поступлении синхроимпульса появляется возможность изменения выходного сигнала элементов 3,4. При этом входная информация фиксируется одной из запоминающих ячеек, образованных элементами 1, 3 и 2, 4. Сигнал "0" с выхода одной из ЗЯ переключает ячейку, построенную на элементах 5, 6 и запирает входы рассматриваемого триггера элементы 1, 4 или 2, 3. При снятии синхроимпульса на выходах элементов 3, 4 снова появляется уровень логической единицы, а на выходах элементов 1, 2 - инвертированное значение входных сигналов. Комбинация S=R=1 для рассматриваемого триггера является запрещенной, так как она не приводит к запиранию логических входов триггера во время синхронизирующего импульса.

Синхронный RS-триггер с динамическим управлением записью и его графическое обозначение

Рис. 5

3. Порядок выполнения работы.

3.1. Изучить по данному методическому указанию и рекомендуемой литературе основные типы триггерных схем и методы их синтеза.

3.2. Произвести синтез одноступенчатого и двухступенчатого триггеров со статическим управлением записью. Тип синтезируемого триггера и используемый для его реализации базис выбирается по табл. 1 в соответствии с вариантом.

Таблица 3.1

Выбор типа синтезируемого триггера и базиса его реализации

Выбираемые

Варианты

данные

1

2

3

4

5

6

7

8

9

10

11

12

13

Тип триггера:

синхронный RS

D

DV

T

JK

R

S

E

+

 

+

 

 

+

 

 

+

+

 

 

 

 

+

 

 

 

 

 

+

 

 

 

 

 

 

+

 

 

 

 

 

 

 

+

 

 

 

 

 

 

+

 

 

 

 

 

+

 

 

 

 

+

 

 

+

+

 

+

Используемый базис:

И-НЕ

ИЛИ-НЕ

 

+

 

+

 

+

 

+

 

+

 

+

 

+

 

 

+

 

 

+

 

 

+

 

 

+

 

 

+

 

 

+

Таблица 3.2

Таблица переходов

C

E1

E2

Q

C

E1

E2

Q

0

0

0

 

 

1

0

0

 

 

0

0

1

 

 

1

0

1

 

 

0

1

1

 

 

1

1

1