- •1. Архитектура эвм. Опред-щие ее характеристики.
- •2. Шина
- •3. Звезда
- •4. Кольцо
- •5.Виды лвс. Одноранговые сети.
- •6. Виды лвс. Клиент – сервер.
- •7. Иерархичность струк-туры по
- •9. Классификация эвм.
- •10. Кодирование чисел в эвм
- •11. Конвейеризация вычисле-ний. Сис-ма предсказания перехо-дов и технология ммх и 3dNow.
- •12. Кэш-память процессора.
- •13. Логические операции в эвм. Основные правила алгебры логики.
- •14. Лвс, понятие, область использования, компоненты.
- •15. Математический сопроцессор, его назначение и аппаратная реализация.
- •16 . Материнская плата современных эвм, основные элементы.
- •17. .Методы доступа к данным. По приоритету запроса.
- •18. Методы доступа к данным. С передачей маркера.
- •19. Методы доступа к данным. С контролем несущей.
- •20. Многоуровневая архитектура эталонной модели взаимодействия открытых систем (osi).
- •21 Вопрос
- •22. Накопители информации на жестких дисках (назначение, виды и характеристика).
- •23. Cd и dvd.
- •24. Общее устройство эвм
- •25. Опер. Память, аппаратная реализация, расширение и ограничение возможностей.
- •26. Опер. Память, назначение и логическое распределение. Раздатка
- •27. Периферийные устройства.
- •28. Пакетная организация передачи данных в сети.
- •30. Подключение сетевых компонентов: типы используемых сетевых кабелей (достоинства и недостатки)
- •Витая пара
- •Неэкранированная витая пара
- •Экранированная витая пара
- •Оптоволоконный кабель
- •31. Представление чисел в форме с плавающей точкой
- •32. Представление чисел в форме с фиксированной точкой
- •33. Принципы и режимы работы эвм
- •34. Принципы построения эвм:
- •35. Принципы работы и типы протоколов.
- •36. Сетевая архитектура arcnet.
- •37. Сетевая архитектура ethernet.
- •38. Сетевая архитектура. Token ring.
- •39. Система команд эвм.
- •40. Системное по
- •41. Системные ресурсы эвм, каналы прямого доступа к оперативной памяти.
- •42. Системные ресурсы эвм, линии запросов на прерывание.
- •44. Способы адресации эвм
- •45. Стэк – протоколов tcp/ip
- •46. Требования, предъявля-емые к по, основные принципы разраб-ки.
- •47. Физическое представле-ние информации в эвм. Способы передачи данных.
- •48. Функции платы, специализированные платы, (беспроводные лвс)
- •49. Характеристика твс.
- •50. Цп, назначение и основные характеристики.
- •51. Шины эвм, их основные характеристики.
- •52. Эволюция вычислительных машин. Аналоговые и цифровые эвм.
- •53 Цикл выполнения команды(блок схема)
- •54 Вопрос Этапы взаимодействия узлов и устройств при 3-адресной
- •55. Wifi
- •56. Wimax
- •57. Многопроцессорные вычислит.Системы
50. Цп, назначение и основные характеристики.
ЦП дешифрует и выполняет различ-е прог-мы, команды, воспринимает и обрабатывает сигналы, поступающие от различных устройств и запросы на прерывания.
ЦП характ-ся след-ми основ-ми парам-ми:
степень интеграции (ск-ко транзитных элем-тов может располагаться на кристалле),
внутр-я и внешняя разрядность (опред-ся разрядностью систем-й шины) обработ-х данных,
тактовая частота,
объем установл-й кэш-памяти,
память, в которой может адресоваться процессор.
51. Шины эвм, их основные характеристики.
Все компоненты матер-й платы связаны между собой сис-мой проводов, по которой происходит обмен информацией. Совокупность проводников наз-т системной шиной.
В системной шине выделяют три группы каналов передачи (линий):
- линия данных, используется для передачи данных на хранение и обработку;
- линия адреса, обеспечивает передачу адресов данных в оперативную память;
- линия управления, служит для передачи управляющих сигналов.
Шины ЭВМ разделяют по своему функц-му назначению на:
системную шину (шину процессора) использ-ся для пересылки инф-ции от или к процессору,
шина кэш-памяти (для обмена инф-цией м/у процессором и кэш-памятью),
шина памяти (для обмена информацией м/у процессором и оперативной памятью),
локальная шина в/в (для обмена инф-цией быстродействующими периферийными устр-вами и системной шиной),
стандартная шина в/в (для подкл-ния к вышеперечисл-м шиам более медленных устройств)
Вз-вие м/у компонентами и устройствами ЭВМ, подключ-м к различ-мшинам осущ-ся с помощью мостов.
52. Эволюция вычислительных машин. Аналоговые и цифровые эвм.
ВМ по принципу действия делятся на аналоговые (АВМ) и цифровые (электронные) (ЭВМ). Отличие АВМ от ЭВМ заключается в том, что вводимые в них математические величины выражаются в виде физических величин (мех-х воздействий). В ЭВМ матем-е и лог-кие операции выполн-ся электронным устройством над числами, представл-ми в виде цифрового кода по спец-м алгоритмам и прогр-м.
Эволюция ЭВМ:
1-е поколение: ламповые ЭВМ (элементная база – лампы) (40-50 гг.)
2-е поколение: элементная база – транзисторы (50-60 гг.)
3-е поколение: элементная база – интегральные микросхемы (кон.60-нач.70 гг.)
4-е поколение: элем. база – большие интегральные схемы (кон.70-сер.80 гг.)
5-е поколение: элем. база – сверхбольшие интегральные схемы (сер. 80 по наше время)
В наст. вр. идет создание ЭВМ с искусственным интеллектом.
Эволюция ПЭВМ (разновидности мини ЭМВ индивид-го пользования):
1-е поколение (75-80 гг.) – на базе 8-миразрядного микропроцессора
2-е поколение (81-85) – на базе 16-тиразрядного микропроц-ра
3-е поколение (86-93гг.) – на базе 32-хразрядного микропроц-ра
4-е поколение (94-99 гг.) – на базе 64-хразрядного микропроц-ра
5-е поколение (99 по наст. вр.) – Pentium; создание мощных многопроцессорных сис-м с высокой ск-тью обраб-ки инф-ции.
53 Цикл выполнения команды(блок схема)
.
54 Вопрос Этапы взаимодействия узлов и устройств при 3-адресной
Первый этап – выборка исполняемой команды из ОЗУ. Для реализации этого этапа необходимо код со счетчика команд (СК) = kпередать в ОЗУ, обратиться в ячейку ОЗУ с адресом k и содержимое этой ячейки, являющееся кодом этой команды, передать на регистр команд
Второй этап – выборка первого операнда ( a ). Необходимо код из поля адреса первого операнда – a из РК передать в ОЗУ, обратиться к ячейке с адресом a в оперативной памяти и код этой ячейки передать в АЛУ.
Третий этап – выборка второго операнда ( b ). Производится по аналогии со вторым этапом.
Четвертый этап – жБлок управления операциями формируетуправляющие сигналы, необходимые для выполнения данной операции в АЛУ.
Результат выполненной в АЛУ операции сохраняется в его внутреннем регистре результата ( РР ), а признаки результата – в регистре признаков АЛУ.
Пятый этап – обращение к ОЗУ и запись по адресу c результата операции. Здесь код поля c регистра команд передается в ОЗУ на РА. Затем в ячейку ОЗУ с адресом c записывается результат операции, находящийся в регистре результата АЛУ. Признаки результата записываются из регистра признаков АЛУ в регистр флагов компьютера, из которого они передаются в БУОп, если очередная считанная вРК команда окажется командой условного перехода.
Шестой этап – формирование адреса ячейки ОЗУ, где находится следующая команда программы, то есть замена старого кода в счетчике команд на новый. Так как в ЭВМ предполагается естественный порядок выполнения программы, то следующая команда находится в ячейкахОЗУ, располагающихся сразу же вслед за ячейками, занятыми выполненной командой. Считая, что выполненная команда занимает в памяти ячеек, получим, что суть этого этапа заключается в следующем изменениисчетчика команд: . На этом заканчиваетсяцикл выполнения команды: в СК сформирован адрес следующей команды . Выполнение этого этапа может совмещаться с выполнением предшествующих этапов, что и реализовано в большинстве ЭВМ