- •Введение
- •1 Расшифровка и анализ задания
- •2.3.3 Организация ввода/вывода информации. Архитектура процессора содержит 27 резидентных линий ввода-вывода, организованных в три 8-разрядных порта bus, p1, p2
- •2.4 Разработка уточненной структурной схемы
- •3.2 Модуль пзу к541рт2
- •3.3 Подключение озу и пзу к системной шине
- •3.4 Многорежимный буферный регистр к589ир12
- •5 Разработка алгоритма работы мпс
- •6 Реализация контроллера магнитофона на основе оэвм к1816ве48
- •Заключение
- •Список использованных источников
3.2 Модуль пзу к541рт2
Микросхемы программируемых ПЗУ по принципу построения и функционирования аналогичны масочным ПЗУ, но имеют существенное отличие в том, что допускают программирование на месте своего применения пользователем. Операция программирования заключается в разрушении (пережигании) части плавких перемычек на поверхности кристалла импульсами тока амплитудой 30 ... 50 мА. Технические средства для выполнения этой операции достаточно просты и могут быть построены самим пользователем. Это обстоятельство в сочетании с низкой стоимостью и доступностью микросхем ППЗУ обусловило их широкое распространение в радиолюбительской практике.
В данном курсовом проекте рассматривается применение микросхемы ПЗУ К541РТ2, представленной на рисунке 9. Микросхемы ППЗУ серии К541 выполнены по технологии ИИЛ.
Рисунок 9 — Микросхема ПЗУ К541РТ2
Матрица до программирования, т. е. в исходном состоянии, содержит однородный массив проводящих перемычек, соединяющих строки и столбцы во всех точках их пересечений. Перемычки устанавливают из поликристаллического кремния. Перемычка в матрице выполняет роль ЭП. Наличие перемычки кодируют логической 1, если усилитель считывания является повторителем, и логическим 0, если усилитель считывания — инвертор. Следовательно, микросхема ППЗУ в исходном состоянии перед программированием в зависимости от характеристики выходного усилителя может иметь заполнение матрицы либо логическим 0, либо логической 1.
Таблица 5 — Описание выводов БИС ПЗУ К541РТ2
Обозначение вывода |
Номер контакта |
Назначение вывода |
DIO(0-7) |
17; 16; 15; 14; 13; 11; 10; 9; |
Выход данных |
А (0-10) |
8; 7; 6; 5; 4; 3; 2; 1; 23; 22; 19 |
Входы данных с локальной шины МП |
CS(1-3) |
18 |
Выбор микросхемы; L-уровень сигнала подключает ПЗУ к системной шине |
UCC |
26 |
Напряжение питания (+5 В) |
0 V |
7 |
Напряжение питания (0 В) |
Программирование микросхемы, матрица которой в исходном состоянии заполнена 0, заключается в пережигании перемычек в тех ЭП, где должны храниться 1. Если матрица в исходном состоянии заполнена 1, то пережигают перемычки в ЭП, где должны храниться 0.
Типичный вариант реализации микросхемы ППЗУ представлен на рисунке 10.
Рисунок 10 – Структурная схема микросхемы К451РТ2
Микросхемы ППЗУ потребляют большую мощность от источника питания. Поэтому представляется целесообразным использовать их свойство работать в режиме импульсного питания, когда питание на микросхему подают только при обращении к ней для считывания информации. Особенности применения микросхем ППЗУ в этом режиме состоят; в следующем: во-первых, на управляющие входы должны быть поданы уровни, разрешающие доступ к микросхеме: если необходим 0, то данный вывод соединяют с общим выводом, если 1, то с шиной через резистор с сопротивлением 1 кОм; в этом случае функции сигнала выбора микросхемы выполняет импульс напряжения питания Ucc; во-вторых, для обеспечения1 режима импульсного питания применяют транзисторные ключи, на переходах которых падает часть напряжений, поэтому напряжение, подаваемое к внешним ключам, должно быть выбрано с учетом требования иметь на выводе питания микросхемы номинальное напряжение 5 В; в-третьих, из-за инерционности процессов коммутации цепи питания время выборки адреса микросхемы увеличивается в 2—3 раза.
При использовании импульсного режима питания среднее значение потребляемого тока и, следовательно, уровень потребляемой мощности существенно уменьшаются.