- •Лабораторная работа №2
- •Изучение работы 4-х разрядного полного сумматора с ускоренным переносом (к555им6, 74283).
- •3.Изучение работы 4-х разрядного вычитателя, построенного на одноразрядном полном сумматоре (к155им5,74ls183).
- •Изучение работы 4-х разрядного компаратора (к555сп1, 7485).
- •Изучение работы 8-ми разрядной схемы проверки на четность/нечетность (к155ип2, 74180).
- •6. Изучение работы 4-х разрядной схемы ускоренного переноса (к155ип4, 74182).
-
Изучение работы 4-х разрядного полного сумматора с ускоренным переносом (к555им6, 74283).
Он строится на основе 4-х разрядного полного сумматора и схемы ускоренного переноса. Такое включение обеспечивает одновременное появление выходного сигнала даже при увеличении разрядности сумматора.
Рис. 4 Условно-графическое обозначение сумматора К555ИМ6.
Таблица 3. Таблица истинности одноразрядного полного сумматора.
Рис. 5 Схема исследования сумматора К555ИМ6.
Рис. 6 Временные диаграммы, поясняющие сумматора К555ИМ6.
Таблица 4. Таблица задержек сумматора К555ИМ6.
|
С0 |
А1 |
А2 |
А3 |
А4 |
В1 |
В2 |
В3 |
В4 |
С4 |
|||||||||
S1 |
|||||||||
S2 |
|||||||||
S3 |
|||||||||
S4 |
Справочные данные: время задержки распространения сигнала не более 24 нс.
Вывод: смоделированная схема работает согласно таблице истинности данного сумматора. Полученные в результате моделирования времена задержки распространения сигнала соответствуют типовым значениям для использованных при моделировании схем.
3.Изучение работы 4-х разрядного вычитателя, построенного на одноразрядном полном сумматоре (к155им5,74ls183).
Данное устройство выполняет операцию вычитания двоичных чисел: S = A – B. Если число B > A, то на выходе Cn+1 субтрактора появляется сигнал высокого уровня.
Одноразрядный вычитатель можно построить на основе одноразрядного полного сумматора, подключив ко входу А и к выходу S инверторы. Действительно, подставив в таблицу одноразрядного полного сумматора значение A , получим, что S = S', Сn+1 = Cn+1'
Рис. 7 Условно-графическое обозначение сумматора К155ИМ5.
Таблица 5. Таблица истинности одноразрядного вычитателя
Рис.8 Схема исследования четырехразрядного вычитателя
Рис. 9 Временные диаграммы, поясняющие работу четырёхразрядного вычитателя
Таблица 6. Таблица задержек четырёхразрядного вычитателя.
|
С0 |
А1 |
А2 |
А3 |
А4 |
В1 |
В2 |
В3 |
В4 |
Р |
|||||||||
S1 |
- |
- |
- |
- |
- |
- |
|||
S2 |
- |
- |
- |
- |
|||||
S3 |
- |
- |
|||||||
S4 |
Справочные данные(74LS183): среднее время задержки распространения сигнала 15 нс.
Вывод: смоделированная схема работает согласно таблице истинности данного четырехразрядного вычитателя. Полученные в результате моделирования времена задержки распространения сигнала соответствуют типовым значениям для использованных при моделировании схем.