- •5. Последовательностные цифровые устройства
- •5.1.1. Rs –триггер
- •5.1.2. D –триггер
- •5.1.3. Jk –триггер
- •5.1.4. T –триггер
- •5.1.5. Триггер Шмитта
- •5.2. Цифровые счетчики импульсов и делители частоты следования
- •5.2.1. Двоичные счетчики
- •5.2.2. Недвоичные счетчики
- •5.3. Регистры
- •Контрольные вопросы и задания
5.1.1. Rs –триггер
RS
–триггер
может быть построен на логических
элементах ИЛИ-НЕ, И-НЕ. На рис. 5.3 приведена
схема RS-триггера на элементах ИЛИ-НЕ.
Как видно из схемы, логические элементы
замкнуты в кольцо (
Рис.
5.3. Схема RS-триггера
на элементах ИЛИ-НЕ
Таблица 5.1 | ||||
R |
S |
Qn |
Qn+1 |
Вид сигнала |
0 |
0 |
1 |
1 |
хранение |
0 |
0 |
0 |
0 | |
0 |
1 |
1 |
1 |
уст. 1 |
0 |
1 |
0 |
1 | |
1 |
0 |
1 |
0 |
уст. 0 |
1 |
0 |
0 |
0 | |
1 |
1 |
1 |
X |
запрет |
1 |
1 |
0 |
X |
.
Если это уравнение перевести в базис И-НЕ–
–
и построить структурную схему, то получим RS – триггер с инверсными входами (см. рис. 5.4).
На основе этого триггера можно продемонстрировать схему триггера с синхронизацией уровнем синхроимпульса (рис. 5.5).
а б в
Рис. 5.4. RS-триггер с инверсными входами:
а– электрическая схема; б– таблица переходов; в– условное обозначение
а б
Рис. 5.5. Схема RS-триггера с синхронизацией высоким уровнем
синхроимпульса ( а); условное обозначение ( б)
При С=0 на выходах входных элементов И-НЕ фиксируются высокие уровни, которые удерживают инверсный RS-триггер в исходном состоянии. Таким образом, блокируется прием входной информации. При С=1 легко убедиться, что схема ведет себя как RS-триггер с прямыми входами.
Организовать режим синхронизации перепадом синхроимпульса можно путем последовательного включения двух триггеров, тактируемых уровнем (см. рис.5.6.), такая структура называется двухступенчатой.
При С1=1 входной триггер воспринимает входную информацию, а выходной блокирован (С2=0). В момент С1=0 (срез синхроимпульса) входной триггер блокируется, а выходной разблокируется (С2=1) и воспримет информацию, которая зафиксировалась во входном триггере в момент его блокировки.
а б
Рис. 5.6. Схема RS-триггера, тактируемого срезом синхроимпульса ( а),
условное обозначение ( б)
Рис. 5.7. Триггер, тактируемый уровнем по V входу DV-триггера
|
Рис. 5.8. Триггер, тактируемый уровнем по V входу DV-триггера
|