- •5. Последовательностные цифровые устройства
- •5.1.1. Rs –триггер
- •5.1.2. D –триггер
- •5.1.3. Jk –триггер
- •5.1.4. T –триггер
- •5.1.5. Триггер Шмитта
- •5.2. Цифровые счетчики импульсов и делители частоты следования
- •5.2.1. Двоичные счетчики
- •5.2.2. Недвоичные счетчики
- •5.3. Регистры
- •Контрольные вопросы и задания
5.2.2. Недвоичные счетчики
Недвоичные счетчики – это счетчики, у которых имеет место неравенство K 2n. Недвоичный счетчик можно выполнить на основе двоичного путем принудительного сброса в исходное состояние всех триггеров с приходом нужного импульса.
Так, например, из четырехразрядного двоичного счетчика за счет специальной логической схемы можно выполнить двоично-десятичный счетчик, информационная емкость которого K=10, включая нулевое исходное состояние.
На рис. 5.17, а приведена таблица состояний четырехразрядного счетчика и схема реализации декадного счетчика – на рис. 5.17, б. Как следует из таблицы комбинация Q0=0, Q1=1, Q2=0, Q3=1 появляется первый раз с приходом десятого импульса. В этом случае на выходе элемента И появляется 1, которая установит счетчик в нулевое положение.
K
|
| |||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
а |
б | |||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Рис. 5.17. Двоично-десятичный счетчик: а– таблица состояний четырехразрядного счетчика; б– схема декадного счетчика |
Рис. 5.18. Счетчик
ИЕ6
На рис. 5.18 приведен пример десятичного четырехразрядного счетчика КТ1533ИЕ6. Это реверсивный счетчик. Если входной сигнал подавать на вход +1, то счетчик работает как суммирующий, если на вход -1, – то как вычитающий. Вход РЕ – разрешение работы.
Входы D0D3 предназначены для асинхронной загрузки байта, который появится на выходах Q0Q3. Выходы 9 и 0 предназначены для наращивания разрядности счетчика. Если соединить два КТ1533ИЕ6 так, как показано на рис. 5.19, то получим восьмиразрядный счетчик.
Рис. 5.19. Схема восьмиразрядного счетчика
На рис. 5.20 изображен шестиразрядный счетчик ИЕ8,работающий в режиме деления частоты с программным управлением коэффициента деления (Е0–Е5). Входной сигнал
п
Рис. 5.20.
Счетчик делитель