- •1.Система автоматического регулирования. Замкнутая и разомкнутая сар. Назначение, структурная схема, принцип работы.
- •2. Классификация сар. Определения, примеры.
- •3. Классификация датчиков. Назначение датчиков. Краткая их характеристика.
- •4.Тензодатчик. Назначение, схема, принцип работы
- •5. Потенциометрический датчик. Назначение, схема, принцип работы.
- •6. Терморезисторы. Назначение, виды, материалы, принцип работы.
- •7. Фоторезисторы. Назначение, виды, материалы принцип работы.
- •8. Емкостной датчик. Назначение, схема, принцип работы.
- •9. Индуктивный датчик. Назначение, схема, принцип работы.
- •10. Пьезоэлектрический датчик. Назначение, схема, принцип работы.
- •11. Фотоэлектрический датчик. Назначение, виды, схема, принцип работы.
- •13. Усилительные устройства. Назначение, классификация.
- •14. Простейшие логические элементы. Назначение, схема, условное обозначение, таблица истины.
- •15. Триггер. Определение, назначение, принцип работы rs-триггера, его схема, условное обозначение, таблица истинности.
- •17. Ферритовые сердечники как элементы памяти.
- •18. Регистр. Определение, назначение, классификация. Схема двухтактного регистра, его принцип работы.
- •19. Счётчик. Определение, назначение, классификации, основные характеристики.
- •20. Счетчик с последовательным и параллельным переносом.
- •21. Дешифратор. Назначение, классификация, параметры, схема, принцип работы.
- •22. Одноконтурная и многоконтурная сар. Пропорциональное звено.
- •23. Апериодическое и колебательное звено.
- •24. Интегрирующее и дифференцирующее звено.
- •25. Требования к сар и виды воздействий.
- •26. Задачи и методы анализа сар.
- •28. Функционально полные системы логических функций.
- •29. Эвм. Определение, назначение, классификация, основные параметры.
- •32. Структура зу.
- •33.Устройства ввода-вывода.
- •34. Архитектура микропроцессора.
- •35. Система команд микропроцессора.
- •36. Интерфейс. Определение, назначение, структурная схема. Совместимость.
- •37. Параллельные интерфейсы.
- •38. Последовательные интерфейсы.
- •39. Программный ввод-вывод. Контроллер.
- •40. Ввод-вывод по прерываниям и в режиме прямого доступа к памяти.
- •41 .Понятие алгоритма, его особенности. Характеристики программ.
- •42. Языки программирования.
15. Триггер. Определение, назначение, принцип работы rs-триггера, его схема, условное обозначение, таблица истинности.
Триггер-это электронная схема, широко применяемая в регистрах компьютера для запоминания одного разряда двоичного кода. Триггер имеет два устойчивых состояния 0 или 1. RS-триггеры имеют два информационных входа: вход S для установки 1, вход R для установки 0 и два выхода: прямой Q и инверсный Q .
Принцип работы RS триггера иллюстрирует его таблица истинности. При подаче на оба входа триггера уровня логического 0 (S=R=0) на обоих выходах устанавливается уровень логической 1 (Q=Q=1). Это запрещенное состояние триггера; оно не используется. Согласно второй строке таблицы истинности, при S=0 и R=1 на выходе Q триггера устанавливается уровень логической 1. В этом случае говорят, что триггер установлен в состояние 1. Согласно третьей строке, при R = 0 и S = 1 происходит сброс сигнала на выходе Q к уровню логического 0. Это значит, что триггер установлен в состояние 0. Четвертая строка таблица истинности соответствует S=R=1. В этом случае триггер находится в состоянии покоя: на выходе Q и Q сохраняются прежние комплементарные уровни сигнала. Это режим хранения.
16. T-,D- и JK –триггер.
T триггер — это счетный триггер. У T триггера имеется только один вход. После поступления на этот вход импульса, состояние T триггера меняется на прямо противоположное. Счётным он называется потому, что он как бы подсчитывает количество импульсов, поступивших на его вход. Жаль только, что считать этот триггер умеет только до одного. При поступлении второго импульса T триггер снова сбрасывается в исходное состояние. В RS-триггерах для записи логического нуля и логической единицы требуются разные входы, что не всегда удобно. При записи и хранении данных один бит может принимать значение, как нуля, так и единицы. Для его передачи достаточно одного провода. Сигналы установки и сброса триггера не могут появляться одновременно, поэтому можно объединить эти входы при помощи инвертора. Такой триггер получил название D- триггер. Название D триггера происходит от английского слова delay — задержка. Конкретное значение задержки определяется частотой следования импульсов синхронизации. Таблица истинности jk триггера практически совпадает с таблицей истинности синхронного RS-триггера. Для того чтобы исключить запрещённое состояние, схема триггера изменена таким образом, что при подаче двух единиц jk триггер превращается в счётный триггер. Это означает, что при подаче на тактовый вход C импульсов jk триггер изменяет своё состояние на противоположное.
17. Ферритовые сердечники как элементы памяти.
Для организации операций запоминания в цифровых вычислительных машинах помимо электронных элементов памяти (триггеров) применяются также ферритовые сердечники. Использование магнитных свойств ферритовых материалов позволяет получить прямоугольную петлю гистерезиса, которая и определяет запоминание сигналов. Такой элемент памяти содержит ферритовый сердечник, на котором размещают три обмотки: записи – w1, считывание –w2, и выходную –w3. Сердечник имеет прямоугольную петлю гистерезиса и поэтому может находиться в одном из двух устойчивых состояний, характеризуемых остаточной магнитной индукцией + Вr(сердечник намагничен в одном направлении) и –Вr (сердечник намагничен в обратном направлении). Состояние +Вr обычно принимают за единицу, а – Вr за ноль. Чем больше прямоугольность петли гистерезиса, тем меньше амплитуда помех.