Добавил:
Опубликованный материал нарушает ваши авторские права? Сообщите нам.
Вуз: Предмет: Файл:
Тест по микре подробно.docx
Скачиваний:
60
Добавлен:
01.04.2022
Размер:
1.31 Mб
Скачать

73. Сторожевой таймер управляется специальными командами:

- программно

- аппаратно

- аппаратно – программно

Сторожевой таймер — аппаратно реализованная схема контроля над зависанием системы. Представляет собой таймер, который периодически сбрасывается контролируемой системой. Если сброса не произошло в течение некоторого интервала времени, происходит принудительная перезагрузка системы. В некоторых случаях сторожевой таймер может посылать системе сигнал на перезагрузку («мягкая» перезагрузка), в других же — перезагрузка происходит аппаратно (замыканием сигнального провода RST или подобного ему). В большинстве случаев, существуют специальные средства, позволяющие узнать причину сброса. Например это первый сброс при включении питания, аппаратный сброс кнопкой или сигналом, или это сработал сторожевой таймер. В некоторых процессорах, сторожевой таймер вызывает не общий сброс а прерывание.

74. Результат операции с выхода алу через внутреннюю шину засылается в:

- счетчик команд

- регистр команд

- аккумулятор

Арифметико-логическое устройство. АЛУ выполняет арифметические и логическиеоперации над 8-разрядными данными. При этом в качестве одного из операндов выступает содержимое аккумулятора, второй операнд принимается с внутренней шины (R1 и R2 — регистры временного хранения информации). Результат операции с выхода АЛУ через внутреннюю шину засылается в аккумулятор.

75. Адресация внутри объектного модуля может быть:

- абсолютной и косвенной

- абсолютной и перемещающейся

- абсолютной и прямой

НИЧЕГО НЕ НАШЛА

76. Режим HALT заканчивается по:

- выполнению некорректной операции

- сбросу

- прерыванию

Ничего не нашла

77. Микропроцессор со схемной организацией управления называют микропроцессором с.... системой команд:

- плавающей

- фиксировано - плавающей

- фиксированной

ничего

78. Регистр признаков относится к:

- регистрам общего назначения

- поразрядноуправляющим регистрам

- адресным регистрам

79. По виду технологии изготовления все микропроцессоры делятся на изготовленные на основе:

- униполярной и биполярной технологии

- униполярной и лавинной инжекции заряда

- биполярной и с плавающим затвором

Структура микроЭВМ определяется организацией микропроцессора, составом входящих в него функциональных узлов, количеством внешних магистралей и организацией обмена информацией.

Уровни выходных сигналов, питающих напряжений, быстродействие и помехозащищенность МП зависят от вида технологии, по которой они изготовлены. По этому признаку все МП могут быть разделены на две группы: изготовленные на основе униполярной и биполярной технологии.

https://helpiks.org/9-59515.html Технология изготовления мп

80. Данная шина является процессорно – независимой:

- ISA

- PCI

- USB

https://infopedia.su/8x1be5.html (чутка вниз по сайту)

81. В такте Т1 содержимое счетчика команд выдается на:

- шину адреса

- шину данных

- шину управления

https://vunivere.ru/work44244/page4 (лучше ссылкой, текст не копируется, на скрине плохо видно)

82. Для увеличения нагрузочной способности микропроцессора в шины данных и адреса включаются:

- регистры

- буферы

- дешифраторы

83. Интерфейс с изолированными шинами характеризуется:

- прямой адресацией памяти

- косвенной адресацией памяти

- раздельной адресацией памяти

Интерфейс с изолированными шинами характеризуется раздельной адресацией памяти и внешних устройств при обмене информацией.

http://dfe.petrsu.ru/koi/posob/microcpu/inout.html

84. Субъективные неисправности делят на:

- проектные и интерактивные

- интерактивные и физические

- проектные, физические и интерактивные

Под субъективными неисправностями подразумеваются неисправности нефизические, вызванные недостатками различных схем, конструкций, программ, средств эксплуатации - компиляторов, ассемблеров, программ автоматизации проектирования, инструкции по эксплуатации, процедур и средств контроля и т.д. Субъективные неисправности делят на проектные и интерактивные.

Проектные неисправности вызваны недостатками, вносимыми в систему на различных стадиях реализации исходного задания при структурном проектировании, разработке алгоритмов, написании программ, трансляции в машинный код, детальном логическом и техническом проектировании, а также при последующих модификациях аппаратного и программного обеспечения. Интерактивные неисправности возникают, когда в процессе работы, технического обслуживания или отработки системы оператор вводит в нее через интерфейс человек-машина ложную информацию, не соответствующую текущему состоянию системы. Как правило, это происходит в результате непонимания инструкции для оператора или вследствие неточностей ввода информации.

http://dfe.petrsu.ru/koi/posob/microcpu/proekt.html