Добавил:
Опубликованный материал нарушает ваши авторские права? Сообщите нам.
Вуз: Предмет: Файл:
Тест по микре подробно.docx
Скачиваний:
60
Добавлен:
01.04.2022
Размер:
1.31 Mб
Скачать

85. Этот режим не даёт возможности изменять содержимое памяти и регистра:

- контрольный режим

- трассировки программ

- пошаговый режим

Существует два способа начального тестирования программ: пошаговый режим и трассировка программ. Трассировка программ не дает, однако, возможности изменять содержимое памяти и регистров и может послужить причиной того, что программа разрушит себя или свои данные прежде, чем отслеживание будет остановлено.

http://taketop.ru/articles/informatika/mikroproc/otladkaprog

86. Для целей экономии потребляемой мощности предусмотрено два резервных режима с микропотреблением:

- HALT и LVR

- HALT и STOP

- STOP и LVR

Для целей экономии потребляемой мощности предусмотрено также два резервных режима с микропотреблением: HALT и STOP. В первом режиме отключается синхронизация процессора, активными остаются лишь таймеры/счетчики и прерывания. Во втором режиме отключается и синхрогенератор, только сторожевой таймер может продолжать свою работу.

https://studfile.net/preview/736713/page:2/

87. Резидентная процессора Intel 8086 память данных имеет емкость:

- 64 байта

- 64 Кбайта

- 128 байт

не нашла

88. После инициализации контроллер может работать в … режиме:

- базовом

- специальном

- циклическом

НЕ НАШЛА

89. Возможности кпдп позволяют организовать обмен типа:

- «регистр - регистр»

- «память - память»

- «регистр - память»

Возможности КПДП позволяют организовать обмен типа "память-память", т.е. решать задачу перемещения блока данных в адресном пространстве системы.

http://mc-plc.ru/mps/kontrolleri-pryamogo-dostupa-k-pamyati.htm

90. Выходные буферы – 2-хтактные однако могут программироваться как схемы с:

- открытым стоком

- открытым истоком

- открытым затвором

91. Способ адресации операндов называют способом трактовки кодов в:

- поле кода операндов

- поле данных

- адресном поле

92. В микроконтроллере использован … принцип построения команд:

- безадресный

- одноадресный

- двухадресный

93. Регистры управления прерываниями содержатся в:

- стандартном регистровом файле

- расширенном регистровом файле

- стандартном регистровом файле, кроме регистра IRQ, который содержится в РРФ

94. Адрес регистровой пары РОН должен быть:

- четным

- нечетным

- четным или нечетным

РОНы, с точки зрения системы команд, могут рассматриваться не только как отдельные восьмибитные регистры, но и как шестнадцатибитные пары регистров. При этом должно соблюдаться четное выравнивание, т.е. адрес регистровой пары должен быть четный. При этом старший байт регистровой пары размещается по четному адресу, а младший -по нечетному. В рабочей регистровой группе регистровых пар будет 8, и им соответствуют только четные номера: 0,2,...,14.

https://studfile.net/preview/7123029/page:4/

95. Архитектура микропроцессора - это … организация:

- структурная и логическая

- схемная и логическая

- схематическая, логическая и структурная

Под архитектурой микропроцессора понимают принцип его внутренней организации, общую структуру, конкретную логическую структуру отдельных устройств, совокупность команд и взаимодействие между аппаратной частью (устройствами, входящими в состав микропроцессора) и программой обработки информации системой, выполненной на основе микропроцессора. Иначе говоря, архитектуру микропроцессора определяют как совокупность его свойств и характеристик, рассматриваемую с позиции пользователя.

96. ППЗУ относятся к классу:

- полупостоянных ЗУ

- временных ЗУ

- динамических ЗУ

97. К адресным регистрам микропроцессоров относятся:

- AX, BX, SP, BP

- AX, BX, SI, DI

- SP, BP, SI, DI

Про регистры, в том числе и адресные:

https://helpiks.org/9-59528.html

98. По характеру временной организации работы микропроцессоры делят на:

- синхронные и логические

- синхронные и асинхронные

- асинхронные и потенциальные

По характеру временной организации работы:

- Синхронные микропроцессоры - микропроцессоры, в которых начало и конец выполнения операций задаются устройством управления (время выполнения операций в этом случае не зависит от вида выполняемых команд и величин операндов).

- Асинхронные микропроцессоры позволяют начало выполнения каждой следующей операции определить по сигналу фактического окончания выполнения предыдущей операции. Для более эффективного использования каждого устройства микропроцессорной системы в состав асинхронно работающих устройств вводят электронные цепи, обеспечивающие автономное функционирование устройств. Закончив работу над какой-либо операцией, устройство вырабатывает сигнал запроса, означающий его готовность к выполнению следующей операции. При этом роль естественного распределителя работ принимает на себя память, которая в соответствии с заранее установленным приоритетом выполняет запросы остальных устройств по обеспечению их командной информацией и данными.

Классификация микропроцессоров: https://studopedia.ru/4_4319_tema--klassifikatsiya-mikroprotsessorov.html

99. Основным химическим элементом, используемым при производстве процессоров, является:

- германий

- железо

- кремний

100. Данная шина позволяет автоматически производить конфигурацию и арбитраж запросов на обслуживание:

- EISA

- ISA

- VESA

101. В такте Т2 проверяется наличие сигнала:

- Готовность

- Чтение

- Запись

https://vunivere.ru/work44244/page4 (лучше ссылкой, текст не копируется, на скрине плохо видно)

102. Командный цикл делится на две фазы:

- выборки и хранения

- хранения и записи

- выборки и исполнения

Командный цикл делится на две фазы: выборки и исполнения. Работа ЦП заключается в непрерывном повторении чередующихся фаз командного цикла /6,8/.

Основное содержание фазы выборки состоит в считывании первого байта (слова) команды из памяти ВМ и его ввод в специальный регистр команд IR (Instruction Register). Считывание байта (слова) происходит по адресу, хранящимся в программном счетчике PC (счетчике команд). Одновременно с этим содержимое PC увеличивается на 1 или 2, указывая на следующий элемент объектного кода. Фаза выборки одинакова для всех команд.

Фаза исполнения состоит в дешифрации содержимого IR и выполнении действий, определяемых этим содержимым. Состав и порядок и порядок действий фазы исполнения для каждой команды свой. Эта фаза может включать считывание дополнительных байтов (слов) команды и соответствующего изменения PC, чтение операнда из памяти данных или обращение к портам ввода - вывода, собственно исполнение инструкции команды и размещение результата.

https://helpiks.org/8-32793.html

103. В этом режиме может работать только канал КА:

- режим 1

- режим 2

- режим 0

http://www.lib.madi.ru/fel/fel1/fel09E037.pdf

104. Разрядность обрабатываемых данных - характеристика, определяющая:

- точность вычислений

- достоверность вычислений

- надёжность вычислений

105. Командные слова – это управляющие данные от … инициирующие действие:

- контроллера ввода-вывода

- процессора

- оперативной памяти

Управляющие данные от процессора, называемые также командными словами или приказами, инициируют действия, не связанные непосредственно с передачей данных, например запуск устройства, запрещение прерываний и т.п. Управляющие данные от внешних устройств называются словами состояния; они содержат информацию об определенных признаках, например о готовности устройства к передаче данных, о наличии ошибок при обмене и т.п.

http://dfe.petrsu.ru/koi/posob/microcpu/inout.html

106. Структурный уровень создается:

- дискретными системами

- резисторами и конденсаторами

- компонентами микропроцессорной системы

На начальной стадии проектирования МПС может быть описана на одном из следующих концептуальных уровней: “черный ящик”, структурный, программный, логический, схемный.

Структурный уровень создается аппаратными компонентами МПС, которая описывается функциями отдельных устройств, их взаимосвязью и информационными потоками.

http://www.newreferat.com/ref-23532-8.html

107. Для проведения отладки проектируемая МПС должна обладать свойствами:

- управляемости, наблюдаемости, пригодности

- предсказуемости, наблюдаемости, пригодности

- управляемости, предсказуемости, наблюдаемости

Для проведения отладки проектируемая МПС должна обладать свойствами управляемости, наблюдаемости и предсказуемости.

Управляемость свойство системы, при котором ее поведение поддается управлению, т.е. имеется возможность остановить функционирование системы в определенном состоянии и заново запустить систему.

Наблюдаемость свойство системы, позволяющее проследить за поведением системы, за сменой ее внутренних состояний.

Предсказуемость свойство системы, позволяющее установить систему в состояние, из которого все последующие состояния могут быть предсказуемы.

https://www.studsell.com/view/80170/?page=6

108. Сторожевой таймер защищает процессор от:

- «зависания»

- скачков напряжения

- провалов напряжения

Сторожевой таймер (WatchDog Timer, WDT) – это аппаратный модуль, который следит за выполнением программного кода и выполняет сброс процессора при зависании программы.

https://www.rlocman.ru/review/article.html?di=133586

109. Для обмена информацией с внешними устройствами предусмотрено три порта:

- P1, P2 и P3

- P1, P2 и BUS

- P0, P1 и BUS

110. Запросы прерываний от внешних устройств поступают на регистр:

- запросов IRR

- масок ISR

- приоритетов INTA

111. Возможны два вида ПДП:

- непрерывные или одиночные передачи

- блочные или одиночные передачи

- схемные или блочные передачи

http://mc-plc.ru/mps/kontrolleri-pryamogo-dostupa-k-pamyati.htm

112. Входы и выходы порта Р3 используются для обслуживания:

- цифровой схемы

- аналоговой схемы

- цифро-аналоговой схемы

113. Главным преимуществом микропроцессора с жестким управлением является:

- высокая производительность

- высокое быстродействие

- высокая надежность

Преимуществом систем жёсткой логики является их высокое быстродействие, так как такие системы никогда не имеют аппаратной избыточности, а скорость выполнения алгоритмов определяется в ней только быстродействием отдельных логических элементов. Самым большим недостатком цифровой системы на жёсткой логике является тот факт, что при изменении условий задачи схему нужно проектировать и изготавливать заново.

Самым большим недостатком цифровой системы на жёсткой логике является тот факт, что при изменении условий задачи схему нужно проектировать и изготавливать заново.

http://www.lib.madi.ru/fel/fel1/fel08E014.pdf

114. В качестве адресного регистра часто используется регистр общего назначения:

- AX

- CX

- BX

115. Способом адресации называется тип обращения к:

- данным

- области памяти

- регистровой памяти

https://studizba.com/lectures/10-informatika-i-programmirovanie/343-mikroprocessornye-ustroystva/4636-43-sposoby-adresacii.html

116. В производстве микросхем используется процесс, называемый:

- фотолитографией

- фотоэффектом

- тензоэффектом

https://ru.wikipedia.org/wiki/Фотолитография

117. Магистральная организация предполагает наличие:

- стробированного импульса

- контроллера управления

- управляющего модуля

Магистральная организация предполагает наличие управляющего модуля. Основное назначение этого модуля - организация передачи слова между двумя другими модулями.

http://gdpk.narod.ru/blok/usb.html

118. Самые длинные по времени исполнения команды выполняются за:

- 3 цикла (М1, М2, М3)

- 5 циклов (М1, …, М6)

- 6 циклов (М1, …, М6)

119. Данный регистр связан с адресацией памяти программ:

- регистр базы

- программный счетчик

- адресный регистр

Для адресации памяти программ используется программный счетчик PC (Program Counter) (другое название: регистр или счетчик команд). Он представляет собой регистр, в котором находится текущей адрес команды во FLASH-памяти. Таким образом, счетчик команд адресует 16-разрядные слова, а не байты, и имеет переменную разрядность, которая зависит от размера FLASH. Так у ATmega8 (4096 слов), PC имеет разрядность 12 бит, у ATmega16 (8192 слова) - 13 бит и т.д. В архитектуре AVR, PC является недоступным для программиста регистром.

https://cxem.net/mc/book3.php

120. Сигнал Сброс процессора Intel 8086 (ГТИ) производит:

- остановку микропроцессора

- прерывание работы микропроцессора

- запуск микропроцессора

121. Промежуток времени от начало стартового бита до конца стопового бита называется:

- протоколом

- трафиком

- кадром

122. На уровне «черного ящика» микропроцессорная система описывается:

- компонентами МПС

- внешними спецификациями

- дискретными системами

Микропроцессорная система может быть описана, например, на одном из следующих уровней абстрактного представления:

1) "черный ящик";

2) структурный;

3) программный;

4) логический;

5) схемный .

На уровне "черного ящика" микропроцессорная система описывается внешними спецификациями; перечисляются внешние характеристики.

http://dfe.petrsu.ru/koi/posob/microcpu/proekt.html

123. Некоторые из признаков записываются в триггерах регистра:

- слова состояния программы

- слова состояния процессора

- слова состояния памяти

124. Позицию низшего приоритета называют … приоритетного кольца:

- верхом

- дном

- основанием

http://mc-plc.ru/mps/programmiruemie-kontrolleri-prerivaniy.htm

125. Регистр состояния РС содержит информацию о текущем состоянии контроллера и может читаться:

- ОЗУ

- внешним устройством

- процессором

126. Дополнительной особенностью МК является наличие двух встроенных:

- аналоговых компараторов

- шифраторов

- дешифраторов

Дополнительной особенностью МК является наличие двух встроенных аналоговых компараторов AN1 и AN2, позволяющих решать вопросы сравнения аналоговых сигналов, квантования сигналов, аналого-цифрового преобразования.

https://www.studsell.com/view/82035/?page=4

127. признаковый регистр FLAGS содержит информацию о текущем состоянии:

- памяти

- процессора

- процесса

http://www.club155.ru/x86internalreg-eflags Было отмечено про память, но везде написано про процессор...

128. Микроконтроллеры Z8 поддерживают процессы:

- векторных и программных прерываний

- векторных прерываний и процесс поллинга

- процесс поллинга и аппаратных прерываний

МК Z8 поддерживает как процесс векторных прерываний, так и процесс поллинга.

https://smekni.com/a/110807-6/mikrokontrollery-z86-firmy-zilog-6/

129. Доступ к отдельным битам регистров осуществляется:

- логическими командами с масками

- арифметическими командами с масками

- командами управления

130. Выход из режима STOP возможен по:

- внешнему сбросу и автосбросу

- автосбросу и прерыванию

- внешнему сбросу и прерыванию

Выход из режима остановки возможен только с помощью прерывания или события на любой линии EXTI (таймер здесь уже не поможет ибо генераторы отключены). Прерывания и события на этой линии могут вызываться с помощью WakeUp, будильника (работает LSI RC или LSE), USART, I2C, ну и само собой внешнего прерывания.

=> я бы отметила это как прерывание и внешний сброс (EXTI это внешние прерывания)

https://istarik.ru/blog/stm32/117.html

http://www.gaw.ru/html.cgi/txt/doc/micros/arm/cortex_arh/6_2_2.htm#:~:text=%D0%A4%D0%BB%D1%8D%D1%88%2D%D0%BF%D0%B0%D0%BC%D1%8F%D1%82%D1%8C%2C%20%D1%81%D1%82%D0%B0%D1%82%D0%B8%D1%87%D0%B5%D1%81%D0%BA%D0%BE%D0%B5%20%D0%9E%D0%97%D0%A3%20%D0%B8,%D0%B7%D0%B0%20%D0%B8%D1%81%D0%BA%D0%BB%D1%8E%D1%87%D0%B5%D0%BD%D0%B8%D0%B5%D0%BC%20%D0%BA%D0%BE%D0%BD%D1%82%D1%80%D0%BE%D0%BB%D0%BB%D0%B5%D1%80%D0%B0%20%D0%B2%D0%BD%D0%B5%D1%88%D0%BD%D0%B8%D1%85%20%D0%BF%D1%80%D0%B5%D1%80%D1%8B%D0%B2%D0%B0%D0%BD%D0%B8%D0%B9.

а из режима STOP – либо по сигналу сброса, который может быть активизирован, в том числе и WDT, либо при выполнении одного из условий, задаваемых заранее в регистре специального назначения SMR.

https://elar.urfu.ru/bitstream/10995/56773/1/978-5-321-00975-8_2007.pdf

131. Регистр общего назначения процессора Intel 8086 часто называют:

- ПЗУ

- СОЗУ

- ЭСППЗУ

электронно-стираемое программируемое постоянное запоминающее устройство electronically erasable programmable read-only memory (EEPROM)

132. Физический адрес памяти данных определяется эффективным адресом:

- EA

- ES

- DS

Эффективный адрес (EA) — это начало пути вычисления физического адреса. Он задаётся в аргументах индивидуальной машинной инструкции, и вычисляется из значений регистров, смещений и масштабирующих коэффициентов, заданных в ней явно или неявно.

https://cs.istu.ru/index.php?page=_theory_pacm_adresatsiya_&project=asm

133. В исполнительном блоке находятся:

- арифметический блок, регистры общего назначения, управляющие регистры

- арифметический блок и управляющие регистры

- арифметический блок и регистры общего назначения

В исполнительном блоке находятся: арифметический блок (кэш данных - DATE CACHE, микросхемы арифметико-логического устройства - АЛУ, регистр флагов), регистры общего назначения (РОН) EAX, EBX, ECX, EDX; общие регистры ESI, EDI, ESP, EBP.

https://intuit.ru/studies/courses/3481/723/lecture/14244?page=2

134. При использовании данного способа адресации число обращений к оперативной памяти уменьшается:

- регистровая

- прямая

- косвенная

Регистровая адресация является частным случаем укороченной, когда в качестве фиксированных ячеек с короткими адресами исполь­зуются регистры (ячейки сверхоперативной или местной памяти) про­цессора. Например, если таких регистров 16, то для адреса доста­точно четырех двоичных разрядов. Регистровая адресация наряду с сокращением длины адресов операндов позволяет увеличить скорость выполнения операций, так как уменьшается число обращений к оперативной памяти.

http://www.hardline.ru/1/12/3637

135. Частота машинных циклов определяется:

- тактовой частотой шины данных

- тактовыми сигналами центрального процессора

- тактовой частотой системной шины

136. Обмен со стеком производится:

- однобайтовыми словами

- трехбайтовыми словами

- двухбайтовыми словами

В стек заносится содержимое аккумулятора, регистра признаков, РОН, адрес возврата к прерванной программе на время обработки микропроцессором подпрограммы. Обмен со стеком производится двухбайтными словами, для хранения которых выделяется две соседние ячейки.

https://studme.org/94204/informatika/svyazannye_neposredstvenno_uzly

http://window.edu.ru/catalog/pdf2txt/654/28654/11867?p_page=9

137. Существуют два способа передачи слов информации по линии данных:

- параллельный и последовательный

- синхронный и асинхронный

- параллельно-последовательный и последовательный

Существуют два способа передачи слов информации по линиям данных: параллельный, когда одновременно пересылаются все биты слова, и последовательный, когда биты слова пересылаются поочередно, начиная, например, с его младшего разряда.

https://dfe.petrsu.ru/koi/posob/microcpu/inout2.html#:~:text=%D0%A1%D1%83%D1%89%D0%B5%D1%81%D1%82%D0%B2%D1%83%D1%8E%D1%82%20%D0%B4%D0%B2%D0%B0%20%D1%81%D0%BF%D0%BE%D1%81%D0%BE%D0%B1%D0%B0%20%D0%BF%D0%B5%D1%80%D0%B5%D0%B4%D0%B0%D1%87%D0%B8%20%D1%81%D0%BB%D0%BE%D0%B2,%D0%BD%D0%B0%D0%BF%D1%80%D0%B8%D0%BC%D0%B5%D1%80%2C%20%D1%81%20%D0%B5%D0%B3%D0%BE%20%D0%BC%D0%BB%D0%B0%D0%B4%D1%88%D0%B5%D0%B3%D0%BE%20%D1%80%D0%B0%D0%B7%D1%80%D1%8F%D0%B4%D0%B0.

138. Микропроцессорная система — это система:

- разделения времени

- дополнительного времени

- реального времени

Как правило, микропроцессорная система - это система реального времени, т. е. корректность ее функционирования зависит от времени выполнения отдельных программ и скорости работы аппаратуры. Поэтому система считается отлаженной после того, как рабочие программы правильно функционируют на действительной аппаратуре системы в реальных условиях.

https://dfe.petrsu.ru/koi/posob/microcpu/proekt3.html#:~:text=%D0%9A%D0%B0%D0%BA%20%D0%BF%D1%80%D0%B0%D0%B2%D0%B8%D0%BB%D0%BE%2C%20%D0%BC%D0%B8%D0%BA%D1%80%D0%BE%D0%BF%D1%80%D0%BE%D1%86%D0%B5%D1%81%D1%81%D0%BE%D1%80%D0%BD%D0%B0%D1%8F%20%D1%81%D0%B8%D1%81%D1%82%D0%B5%D0%BC%D0%B0%20%2D%20%D1%8D%D1%82%D0%BE,%D0%B5.&text=%D0%95%D1%81%D0%BB%D0%B8%20%D0%BE%D1%82%D0%BB%D0%B0%D0%B4%D0%BA%D0%B0%20%D0%BF%D1%80%D0%BE%D0%B3%D1%80%D0%B0%D0%BC%D0%BC%20%D0%B2%D0%B5%D0%B4%D0%B5%D1%82%D1%81%D1%8F%20%D1%81,%D0%BC%D0%B8%D0%BA%D1%80%D0%BE%D0%BF%D1%80%D0%BE%D1%86%D0%B5%D1%81%D1%81%D0%BE%D1%80%D0%BD%D0%B0%D1%8F%20%D1%81%D0%B8%D1%81%D1%82%D0%B5%D0%BC%D0%B0%20%D0%B4%D0%BE%D0%BB%D0%B6%D0%BD%D0%B0%20%D0%B1%D1%8B%D1%82%D1%8C%20%D0%BF%D1%80%D0%BE%D1%82%D0%B5%D1%81%D1%82%D0%B8%D1%80%D0%BE%D0%B2%D0%B0%D0%BD%D0%B0.

139. Для исключения возможности копирования программы МК конкурентами предусмотрен бит защиты:

- СППЗУ

- ПЗУ

- ОЗУ

для исключения возможности копирования программы МК конкурентами предусмотрен, бит защиты ПЗУ (ROM Protect). В более ранних версиях МК установка бита защиты запрещала команды загрузки из ПЗУ (LDC и LDCI), что одновременно заставляло программиста отказываться от использования весьма эффективных алгоритмов, основанных на просмотре таблиц. В последних версиях МК доступ к ПЗУ блокируется установкой бита защиты без запрета указанных команд и каких-либо алгоритмических ограничений.

https://poisk-ru.ru/s14455t17.html

140. При вводе данных выполняется операция поразрядного … над вводимыми данными и содержимым буферного регистра:

- логического И

- логического ИЛИ

- логического исключения ИЛИ

141. С помощью нескольких ПКП легко организуется устройство обработки до … запросов:

- 46

- 8

- 64

https://vunivere.ru/work36591

142. В режиме прямого доступа к памяти процессор отключается от:

- шин управления и адреса

- системных шин

- шин адреса и данных

https://pue8.ru/protsessory/682-pryamoj-dostup-k-pamyati.html

https://dfe.petrsu.ru/koi/posob/microcpu/inout7.html

143. Наличие 4-х битного буфера возврата позволяет при чтении порта Р3 контролировать данные на:

- входных линиях

- линиях чтения

- выходных линиях

Порт P3 содержит четырехбитные входной и выходной регистры, входной и выходной буферы. Наличие четырехбитного буфера возврата позволяет при чтении порта P3 контролировать данные на выходных линиях. Запись информации в младшую тетраду порта P3 не имеет эффекта.

https://studfile.net/preview/7123029/page:8/

144. Ассемблер asmSS поддерживает две псевдокоманды:

- GLOBAL и LABEL

- GLOBAL и EXTERNAL

- EXTERNAL и LABEL

145. Векторы прерываний размещены в начальной зоне:

- ПЗУ

- ОЗУ

- регистра прерываний

В случае векторного процесса каждый уровень прерывания имеет собственный вектор —адрес подпрограммы обслуживания этого уровня прерывания. Векторы прерываний размещены в начальной зоне ПЗУ. Инициализация процесса векторного прерывания происходит, если прерывания глобально разрешены и есть хотя бы один незамаскированный запрос прерывания.

https://smekni.com/a/110807-6/mikrokontrollery-z86-firmy-zilog-6/

146. Доступ к регистрам может осуществляться с помощью:

- восьмибитного адреса

- восьмибитного адреса или с помощью короткого четырехбитного адреса

- короткого четырехбитного адреса

Доступ к регистрам может осуществляться как с помощью полного восьмибитного адреса, так и с помощью короткого четырехбитного адреса. В последнем случае адрес определяет номер регистра в текущей рабочей группе.

https://studfile.net/preview/7123029/page:4/

147. Глобальное имя может быть:

- только абсолютным

- только переместимым

- абсолютным и переместимым

Абсолютные имена, если

они указаны, должны представлять одно- или двухбайтные целые

числа или строковые значения.

http://manualomania.fdd5-25.net/asm/masm/masm.htm

148. Микроконтроллеры Z8 поддерживают процессы:

- векторных и программных прерываний

- векторных прерываний и процесс поллинга

- процесс поллинга и аппаратных прерываний

Я нашла такое объяснение, но в тесте этот ответ неправильный, правильный с программными прерываниями

МК Z8 поддерживает как процесс векторных прерываний, так и процесс поллинга.

https://smekni.com/a/110807-6/mikrokontrollery-z86-firmy-zilog-6/

149. В режиме HALT микроконтроллер приостанавливает выполнение команд и выключает:

- внутреннюю синхронизацию процессора

- внешнюю синхронизацию программ

- динамическую синхронизацию программ

режим HALT, при котором остановлено тактирование процессора, но все периферийные узлы поддерживают активное состояние

https://elar.urfu.ru/bitstream/10995/56773/1/978-5-321-00975-8_2007.pdf

150. Бит D7 – признака режима STOP процессора Intel 8086 управляется:

- программно

- аппаратно

- логически

151. Данные микропроцессоры являются более быстродействующими и более сложными:

- с одношинной организацией

- с двухшинной организацией

- с трехшинной организацией

В МПС с одной шиной имеется одна системная шина, обеспечивающая обмен информацией между процессором и памятью, а также между устройствами ввода/вывода, с одной стороны, и процессором либо памятью – с другой.

Преимущества: простота и низкая стоимость.

Недостатки: одношинная организация не в состоянии обеспечить высокую скорость обмена.

https://studfile.net/preview/3972575/page:4/

152. Полупостоянные ЗУ предназначены для:

- длительного хранения информации, не изменяемой в процессе работы микроЭВМ

- относительно быстрой смены хранимой информации

- хранение больших объемов информации

Постоянные и полупостоянные запоминающие устройства предназначены для хранения постоянных программ, подпрограмм и констант, причем полупостоянное ЗУ позволяет быстро изменять хранимую информацию.

https://www.ngpedia.ru/id554836p1.html

153. Этот тип микропроцессора является базовым для IBM совместимых машин:

- 8086/8088

- 8086/8080

- 8085/8088

С 35 точки зрения функциональных возможностей существенного значения эти различия не имеют, поэтому и упоминают о них, как правило, вместе: 8086/8088. Этот тип МП является базовым для IBM совместимых машин. Все последующие типы МП основываются на нем и лишь развивают его архитектуру

https://www.ncfu.ru/export/uploads/imported-from-dle/op/doclinks2015/Metod_OEVMIVS-MU-PR_10.03.05_19.05.15.pdf

154. По виду обрабатываемых входных сигналов различают микропроцессоры:

- цифровые и аналоговые

- логические и аналоговые

- цифровые и логические

По виду обрабатываемых входных сигналов различают цифровые и аналоговые микропроцессоры.

http://dplm2008.narod.ru/str/mps/3.html

155. При данном способе адресации программист имеет возможность явным образом задавать адрес необходимых данных:

- непосредственная адресация

- прямая адресация

- неявная адресация

При неявной адресации адрес местоположения данных встроен в команду, и программист лишен возможности самостоятельно обращаться к данным по их адресу. При непосредственной адресации данные указываются в самой команде, следуя сразу за кодом операции. В этом случае программист тоже не может адресоваться к данным. И только при прямой адресации у него имеется такая возможность, явным образом задавая адрес необходимых данных.

https://studizba.com/lectures/10-informatika-i-programmirovanie/343-mikroprocessornye-ustroystva/4636-43-sposoby-adresacii.html

156. «Чистая» производимость компьютера с процессорами 286 и 386 при равных тактовых частотах:

- высшего компьютера с процессором 386

- высшего компьютера с процессором 286

- одинакова

В реальном режиме процессор 386 может выполнять команды процессоров 8086 и 8088, затрачивая на них меньше тактов. Среднее количество тактов на команду, как и у 286-го, равно 4,5. Таким образом, “чистая” производительность компьютеров с процессорами 386 и 286 при равных тактовых частотах одинакова.

https://stfw.ru/page.php?id=11607

Но тактовая частота не единственный фактор, определяющий производительность процессора. Ведь количество тактов, затрачиваемое на выполнение команд тоже можно менять. И если первые х86 процессоры на выполнение одной команды тратили в среднем около 12 тактов, в 286 и 386 этот показатель в среднем составлял около 4,5 тактов,

https://wiki.dieg.info/_media/03.processory.pdf

157. Такты Т4 и Т5 используются для выполнения:

- внутренних организаций в микропроцессоре

- длинных по времени команд

- организации обмена с оперативной памятью

Первые три такта во всех циклах используются для организации обмена с памятью и УВВ, такты Т4 и Т5 (если они присутствуют в цикле) — для выполнения внутренних операций в микропроцессоре.

https://studopedia.net/15_59765_lektsiya--algoritm-funktsionirovaniya-mikroprotsessora.html

Любой машинный цикл включает, по крайней мере, три такта (T1, Т2 и Т3). Такты Т4, Т5 не обязательны и применяются для внутренних операций микропроцессора.

https://studydocs.ru/studfiles/43/221/617734/%D0%9A%D0%A0580%D0%98%D0%9A80%D0%90.doc.html

158. Набор программно-доступных регистров располагается внутри:

- арифметическо-логического устройства

- центрального процессора

- оперативной памяти

Внутри центрального процессора находится память для хранения промежуточных результатов и некоторых команд управления. Эта память состоит из нескольких регистров, каждый из которых выполняет определенную функцию. Регистры – это устройства, предназначенные для временного хранения данных ограниченного размера. Регистры считываются и записываются очень быстро, поскольку они находятся внутри центрального процессора.

http://sgpek.ru/files/electronbook/AEVM/7.html

159. Преобразование данных из параллельного формата в последовательный и передача их на линию связи производится в:

- буферном регистре

- регистр адреса

- сдвиговом регистре

Преобразование данных из параллельного формата, в котором они поступили в буферный регистр контроллера из системного интерфейса, в последовательный и передача их на линию связи производятся в сдвиговом регистре с помощью генератора тактовых импульсов и двоичного трехразрядного счетчика импульсов следующим образом.

https://dfe.petrsu.ru/koi/posob/microcpu/inout4.html

160. Программный уровень разделяется на два подуровня:

- команд процессора и регистровых пересылок

- команд процессора и языковый

- переключательных схем и регистровых пересылок

Программный уровень разделяется на два подуровня: команд процессора и языковой. Микропроцессорная система интерпретируется как последовательность операторов или команд, вызывающих то или иное действие над некоторой структурой данных.

https://dfe3300.karelia.ru/koi/posob/microcpu/proekt.html

161. Существуют следующие способы начального тестирования программ:

- пошаговый и поблочный режим

- трассировка программы и контрольный режим

- пошаговый режим и трассировка программы

Существует два способа начального тестирования программ: пошаговый режим и трассировка программ.

В пошаговом режиме программа выполняется по одной команде за один раз, а пользователь анализирует содержимое памяти, регистров и т.д., чтобы проверить, соответствуют ли результаты ожидаемым.

Трассировка программ больше пригодна для отладочных средств, имеющих медленный, последовательный терминал. Программа-отладчик выполняет непрерывно команду за командой и выводит содержимое регистров процессора на терминал после каждого шага.

https://dfe.petrsu.ru/koi/posob/microcpu/proekt2.html

162. При прямом доступе к памяти меняются состояния текущих регистров:

- адреса и счетчика слов

- данных и счетчика слов

- адреса и счетчика символов

При программировании в оба адресных регистра загружается одно и то же значение адреса, а в оба регистра счета слов - одно и то же значение размера блока. При ПДП меняются состояния текущих регистров адреса и счета слов. Оба они работают в режиме счетчиков и при передаче очередного слова регистр адреса инкрементируется или декрементируется (в зависимости от программирования контроллера), а регистр счета слов декрементируется.

http://mc-plc.ru/mps/kontrolleri-pryamogo-dostupa-k-pamyati.htm

163. При адресации пар регистров используются:

- нечетное выравнивание

- четное выравнивание

- нечетное и четное выравнивание

164. Бит защиты ОЗУ программирует одновременно с:

- ППЗУ

- СПЗУ

- ПЗУ

Бит защиты ОЗУ программируется одновременно с ПЗУ (масочно или электрически). Если этот бит запрограммирован, то функция защиты управляется программно битом D6 регистра IMR.

https://poisk-ru.ru/s14455t17.html

165. Этот режим работы может быть использован для задержки на время переводы строки в принтере:

- циклический

- однопроходной

- стробируемый

166. Результат арифметических выражений – это:

- десятичное число длиной до 80 бит

- целое число длиной до 80 бит

- целое число длиной до 60 бит

80 бит: первый бит – знак мантиссы, 16 бит – характеристика и 63 бита – мантисса.

http://e-learning.bmstu.ru/moodle/file.php/1/common_files/library/SPO/FPU/bmstu_iu6_Sysprogr_Floating_point.pdf

167. Регистр маски прерываний IMR устанавливается и сбрасывается особыми командами разрешения и запрещения прерываний:

- INT и IRET

- INT и DI

- EI и DI

Последний бит устанавливается и сбрасывается особыми командами разрешения и запрещения прерываний EI и DI. Он автоматически сбрасывается при вызове подпрограммы обслуживания прерывания и автоматически устанавливается при выполнении команды возврата из подпрограммы обслуживания прерывания IRET.

https://smekni.com/a/110807-6/mikrokontrollery-z86-firmy-zilog-6/

168. признак полупереноса H используется командой … коррекции:

- десятичной

- двоичной

- двоично-десятичной

Команды сложения, вычитания, инкремента, декремента и сравнения 8-битных операндов устанавливают флаг H когда был перенос из третьего бита результата в четвертый, или был заём от четвёртого бита к третьему. Этим он указывает команде DAA требует ли результат десятичной коррекции.

https://zxpress.ru/book_articles.php?id=1452

169. В работе контроллера можно выделить две фазы:

- сложная и простая

- простая и активная

- активная и пассивная

170. Как называется программа, представленная в виде последовательности чисел, являющаяся командами для процессора (контроллера, адресами оперативной памяти, номерами регистров и т. д.):

- Ассемблер

- С--

- Мнемокод

- JAVA

- Машинный код

Ну че, это определение, машинный код и мнемокод - одно и то же.

В компьютерном программировании , машинный код , состоящий из языка машинных инструкций , является языком программирования низкого уровня используется для непосредственного управления компьютером в центральный процессор (ЦП). Каждая инструкция заставляет ЦП выполнять очень конкретную задачу, такую ​​как загрузка, сохранение, переход или операция арифметико-логического блока (АЛУ) над одним или несколькими блоками данных в регистрах или памяти ЦП .

Машинный код - это строго числовой язык, который предназначен для работы с максимально возможной скоростью, и его можно рассматривать как представление самого низкого уровня скомпилированной или собранной компьютерной программы или как примитивный и аппаратно- зависимый язык программирования.

171. Каких уровней бывают языки программирования?:

- Низкими

- Средними

- Высокими

- Процедурными

- Объектно-ориентированными

- Алгоритмическими

https://cpp.com.ru/shildt_spr_po_c/01/0102.html

172. Какого уровня язык программирования Ассемблер?:

- Низкого

- Среднего

- Высокого

- Процедурного

- Объектно-ориентированного

- Алгоритмического

173. Какие из утверждений верны? Что ассемблер это:

- Компилятор с языка понятный чел, в команды машинного кода

- Язык программирования низкого уровня

- Ни одно утверждения не верны