Добавил:
Upload Опубликованный материал нарушает ваши авторские права? Сообщите нам.
Вуз: Предмет: Файл:
Транспортные_технологии_SDH_и_OTN.doc
Скачиваний:
142
Добавлен:
15.03.2015
Размер:
1.9 Mб
Скачать

Функции контроля источника тандемного соединения tcm

Если в тандемное соединение поступает неисправный TU-n, то для него в источнике ТС всегда вставляется нормальный указатель. Эта процедура сопровождает включение сигнала VC-AIS, как показано в G.707, и четвертый бит устанавливается равным «1». BIP-2 подсчитывается по вставленному сигналу VC-AIS и записывается в биты b1–b2 байта N2.

Если в тандемное соединение поступает исправный TU-n, тогда по входящему исправному VC-n или вставленному сигналу VC-AIS подсчитывается BIP-2, и результат записывается в биты b1–b2 байта N2.

В этих двух случаях биты b4–b8 передаются в соответствии с данными, приведенными в табл. 8.6–8.8. Если передаются аномалии или дефекты, обнаруженные в стоке ТС противоположного направления, биты TC-REI, TC-RDI, OEI, ODI устанавливаются равными «1».

BIP-2 компенсируется в соответствии с алгоритмом, описанным ниже.

Заметим, что для необорудованного или необорудованного, но контролируемого сигнала, поступающего в ТС, байты N2 и V5 переписываются и их величина не должна состоять из одних нулей.

Функции контроля в стоке тандемного соединения tcm

Если в стоке ТС присутствует неисправный TU-n, то устанавливается TC-RDI и применяются условия передачи ODI. Вставляется выходящий из ТС сигнал TU-AIS.

Если в стоке ТС присутствует неисправный TU-n, то значения байта N2 следующие:

все нули байта N2 означают отсутствие или неправильное соединение. В этом случае биты TC-RDI и ODI устанавливаются равными «1» в противоположном направлении и TU-AIS вставляется в соответствующий TU-n;

бит b4 полученного байта N2, установленный в «1», указывает на то, что дефект произошел до ТС. В этом случае бит ODI устанавливается в значение «1» в обратном направлении и TU-AIS вставляется в соответствующий TU-n. Сверхцикл в битах b7 и b8 восстанавливается, и содержание этих битов интерпретируется. Если сверхцикл не найден, биты TC‑RDI и ODI устанавливаются равными «1» в обратном направлении, и вставляется TU-AIS в выходящий TU-n;

TC-APId восстанавливается и сравнивается с ожидаемым TC‑APId. В случае их несовпадения биты TC-RDI и ODI устанавливаются в значение «1» в обратном направлении и вставляется TU-AIS в выходящий TU-n;

BIP-2, подсчитанный по всем битам предыдущего VC-n, включая биты V5, сравнивается с BIP-2, восстановленным из байта V5. Эта разница, не равная нулю, указывает на то, что VC-n искажен, и тогда бит OEI устанавливается равным «1» в обратном направлении. При этом фактический BIP-2 сравнивается с BIP-2, восстановленным из байта N2. Разница, не равная нулю, указывает на то, что VC-n искажен вТС и TC-REI устанавливается равным «1» в обратном направлении.

Если TU-AIS не вставлен в стоке ТС, тогда все биты байта N2 устанавливаются в нули и BIP-2 компенсируется в соответствии с алгоритмом компенсации, приведенным ниже.

Компенсация bip-2

Значение BIP-2, принятое из VC-n, включая N2, записанное в N2 в источнике или стоке ТС, затронет вычисление BIP тракта VC-2/VC-12/VC-11. Если это несоответствие не компенсировать, механизм проверки по BIP-2 будет неправильным. Так как проверка по BIP-2 всегда должна вестись по отношению к текущему VC-n, необходимо производить компенсацию BIP путем изменения содержания байта N2. Так как BIP-2 в данном цикле отражает расчетное значение BIP по предыдущему циклу, изменения, сделанные в битах BIP-2 в предыдущем цикле, должны также рассматриваться при компенсации BIP-2 в текущем цикле. Поэтому следующие уравнения используются для компенсации битов BIP-2:

V5[1]'(t) = V5[1](t 1)

V5[1]'(t 1)

N2[1](t 1) N2[3](t 1) N2[5](t 1) N2[7](t 1)

N2[1]'(t 1) N2[3]'(t 1) N2[5]'(t 1) N2[7]'(t 1)

V5[1](t);

V5[2]'(t) = V5[2](t 1)

V5[2]'(t 1)

N2[2](t 1) N2[4](t 1) N2[6](t 1) N2[8](t 1)

N2[2]'(t 1) N2[4]'(t 1) N2[6]'(t 1) N2[8]'(t 1)

V5[2](t),

где V5[i] – существующее значение V5[i] во входном сигнале;

V5[i]'– новое (скомпенсированное) значение V5[i];

N2[i] – существующее значение N2[i] во входящем сигнале;

N2[i]' – новое значение, записанное в бит N2[i];

– сложение по модулю 2;

t – время текущего цикла;

t 1 – время предыдущего цикла.