- •Содержание
- •1Описание лабораторного оборудования
- •1.1Используемые приборы и оборудование:
- •1.2Основы работы со стендом:
- •1.3Подготовка и общий порядок работы:
- •2Лр № 1. Исследование схем однофазных неуправляемых и управляемых выпрямителей
- •2.1Теоретические сведения.
- •2.1.1Неуправляемые выпрямители.
- •2.1.2Управляемые выпрямители.
- •2.2Подготовка к работе.
- •2.3План работы.
- •2.4Контрольные вопросы.
- •3Лр № 2. Исследование схем пассивных и активных сглаживающих фильтров
- •3.1Теоретические сведения.
- •3.1.1Пассивные фильтры.
- •3.1.3Активные фильтры.
- •3.2Подготовка к работе.
- •3.3План работы.
- •3.4Контрольные вопросы.
- •4Лр № 3. Исследование схем компенсационных стабилизаторов напряжения
- •4.1Теоретические сведения.
- •4.1.1Компенсационные стабилизаторы напряжения на дискретных элементах.
- •4.1.2Схемы защиты стабилизаторов от перегрузок.
- •4.1.3Интегральные компенсационные стабилизаторы (икс).
- •4.2Подготовка к работе.
- •4.3План работы.
- •4.4Контрольные вопросы.
- •5Лр № 4. Исследование типовых схем усилителей на биполярных транзисторах
- •5.1Теоретические сведения.
- •5.1.1Основные характеристики усилителей.
- •5.1.2Усилительный каскад на бт с оэ.
- •5.1.3Усилительный каскад на бт с общим коллектором (эмиттерный повторитель).
- •5.2Подготовка к работе.
- •5.3План работы.
- •5.4Контрольные вопросы.
- •6Лр № 5. Исследование дифференциального усилительного каскада на биполярных транзисторах
- •6.1Теоретические сведения.
- •6.2Подготовка к работе.
- •6.3План работы.
- •6.4Контрольные вопросы.
- •7Лр № 6. Исследование двухтактного бестрансформаторного усилителя мощности
- •7.1Теоретические сведения.
- •7.2Подготовка к работе.
- •7.3План работы.
- •7.4Контрольные вопросы.
- •8Лр № 7. Исследование операционного усилителя
- •8.1Теоретические сведения.
- •8.1.1Инвертирующий усилитель.
- •8.1.2Неинвертирующий усилитель.
- •8.2Подготовка к работе.
- •8.3План работы.
- •8.4Контрольные вопросы.
- •9Лр № 8. Исследование линейных вычислительных схем на основе операционных усилителей
- •9.1Теоретические сведения.
- •9.1.1Схема суммирования.
- •9.1.2Схема вычитания.
- •9.1.3Схема интегрирования.
- •9.1.4Схема дифференцирования.
- •9.2Подготовка к работе.
- •9.3План работы.
- •9.4Контрольные вопросы.
- •10Лр № 9. Исследование аналогового компаратора и триггера Шмидта на оу
- •10.1Теоретические сведения.
- •10.1.1Аналоговые компараторы.
- •10.1.2Триггеры Шмидта.
- •10.2Подготовка к работе.
- •10.3План работы.
- •10.4Контрольные вопросы.
- •11Лр № 10. Исследование автогенераторов гармонических колебаний
- •11.1Теоретические сведения.
- •11.2Подготовка к работе.
- •11.3План работы.
- •11.4Контрольные вопросы.
- •12Лр № 11. Исследование мультивибраторов на оу
- •12.1Теоретические сведения.
- •12.1.1Автоколебательные генераторы.
- •12.1.2Ждущие мультивибраторы.
- •12.2Подготовка к работе.
- •12.3План работы.
- •12.4Контрольные вопросы.
- •13Лр № 12. Исследование типовых логических элементов
- •13.1Теоретические сведения.
- •13.1.1Типовые логические элементы.
- •13.2Подготовка к работе.
- •13.3План работы.
- •13.4Контрольные вопросы.
- •14Лр № 13. Исследование триггеров на логических элементах
- •14.1Теоретические сведения.
- •14.2Подготовка к работе.
- •14.3План работы.
- •14.4Контрольные вопросы.
- •15Лр № 14. Исследование схем регистров в интегральном исполнении
- •15.1Теоретические сведения.
- •15.1.1Регистры памяти.
- •15.1.2Регистры сдвига.
- •15.1.3Параллельно-последовательные и реверсивные регистры.
- •15.2Подготовка к работе.
- •15.3План работы.
- •15.4Контрольные вопросы.
- •16Лр № 15. Исследование схем счетчиков и дешифраторов в интегральном исполнении
- •16.1Теоретические сведения.
- •16.1.1Счетчики импульсов.
- •16.1.2Двоичные суммирующие счетчики с непосредственной связью.
- •16.1.3Десятичные счетчики.
- •16.1.4Вычитающие и реверсивные двоичные счетчики.
- •16.1.5Дешифраторы.
- •16.2Подготовка к работе.
- •16.3План работы.
- •16.4Контрольные вопросы.
- •17Лр № 16. Исследование цифро-аналоговых преобразователей
- •17.1Теоретические сведения.
- •17.2Подготовка к работе.
- •17.3План работы.
- •17.4Контрольные вопросы.
- •18Лр № 17. Исследование аналого-цифровых преобразователей
- •18.1Теоретические сведения.
- •18.1.1Аналого-цифровые преобразователи (ацп) на дискретных элементах.
- •18.1.2Ацп в интегральном исполнении.
- •18.2Подготовка к работе.
- •18.3План работы.
- •18.4Контрольные вопросы.
- •19Рекомендуемая литература
- •19.1Основная литература
- •19.2Дополнительная литература
16.1.3Десятичные счетчики.
Счетчики с Ксч = 10 называют десятичными или декадными. Они нашли широкое применение для регистрации числа импульсов с последующим визуальным отображением результата.
Для построения счетчика с Ксч = 10 необходимо иметь 4-х разрядный двоичный счетчик, число состояний которого следует уменьшить с 16 до 10. Счетная последовательность десятичного счетчика может быть представлена в двоично-кодированном десятичном коде (Q4 Q3 Q2 Q1 -8 4 2 1), в котором каждая десятичная цифра кодируется 4-х разрядным числом. Счетная последовательность суммирующего десятичного счетчика в этом случае совпадает с двоичной последовательностью от 0000 до 1001, после чего следует 0, и последовательность повторяется.
Последовательное соединение двух схем десятичного счета дает пересчет на 100, трех - на 1000 и т.д. Первая декада производит счет единиц входных импульсов от 0 до 9. Десятый импульс устанавливает разряды первой декады в состояние "0", а формируемый на его выходе импульс записывает "1" во вторую декаду, что соответствует числу 10. Вторая декада считает десятки (от 10 до 90), третья - сотни (от 100 до 900) и т. д.
16.1.4Вычитающие и реверсивные двоичные счетчики.
В вычитающих счетчиках с приходом очередного счетного сигнала предыдущий результат уменьшается на единицу. В вычитающем двоичном n-разрядом счетчике реализуется счетная последовательность чисел, начиная с (2n-1) и кончая 0. Очередное число в этой последовательности получается вычитанием единицы из предыдущего числа. После получения значения 0 последовательность повторяется.
Вычитающий счетчик в отличие от суммирующего строится так, что со входом каждого последующего триггера соединяется инверсный выход предыдущего триггера. Схема вычитающего счетчика с последовательной передачей переносов приведена на рис. 16.2.
Р ис. 16.2. Схема вычитающего счетчика с последовательной передачей переносов
В реверсивном счетчике объединяются схемы суммирующего и вычитающего счетчиков. Кроме того, существует возможность управления направлением счета, для чего предусматривается дополнительное цифровое устройство.
Для счетных сигналов в этом счетчике предусмотрены два входа. Если счетчик работает как суммирующий, сигналы счета следует подавать на вход «+1». Для вычитающего счетчика сигналы счета подаются на вход «-1. На выходе счетчика, обозначенном «>15», сигнал появляется при переходе счетчика в состояние с номером 15, в котором все триггеры установлены в состояние 1. На этом выходе формируется сигнал переноса в следующий счетчик. На выходе «<0» сигнал появляется при заполнении счетчика нулями. Этот счетчик работает в схеме вычитающего счетчика. Условное обозначение реверсивного счетчика с двумя входами приведено на рис. 16.3.
Рис. 15.3. Условное обозначение реверсивного счетчика с двумя входами
16.1.5Дешифраторы.
Дешифраторами называют комбинационную логическую схему, в которой каждой из комбинаций сигналов на входах соответствует сигнал только на одном из его выходов. Они находят применение в управляющих системах для выдачи управляющих воздействий в те или иные цепи в зависимости от комбинации сигналов на входах. Широко распространены дешифраторы для преобразования кодов, например двоичного или двоично-десятичного в десятичный или код семисегментных индикаторов.
На рис. 16.4. показано условное обозначение дешифратора КР514ИД2, служащего для преобразования двоично-десятичного кода в код семисегментных знакосинтезирующих индикаторов.
Рис. 16.4. Условное обозначение дешифратора КР514ИД2