Добавил:
Опубликованный материал нарушает ваши авторские права? Сообщите нам.
Вуз: Предмет: Файл:
Курсовой - Проектирование модуля ОЗУ. Вариант 4..doc
Скачиваний:
85
Добавлен:
02.05.2014
Размер:
1.33 Mб
Скачать

Устройства сопряжения с шинами.

Модули ОЗУ, которые состоят из большого числа микросхем памяти с параллельным соединением их входов, создают большую нагрузку на шины адреса и данных по току и по ёмкости. В то же время нагрузочная способность этих шин ограничена. В работе применяются устройства сопряжения увеличивающие нагрузочную способность этих шин.

Выбор буферных регистров.

Линии шины адреса однонаправленные, поэтому для их буферизации можно использовать буферный регистр КР580ИР82 (DD1,DD2). Буферизация ША нужна для повышения её нагрузочной способности.

Микросхема КР580ИР82 – 8-разрядный адресный регистр, предназначенный для связи микропроцессора с системной шиной. Условное графическое обозначение микросхемы приведена на рис, функциональная

Рис 5. Условное Рис 6. Функциональная

графическое обозначение. схема.

схема показана на рис., назначение выводов в таблице.

Микросхема состоит из восьми одинаковых функциональных блоков и схемы управления. Блок содержит D-триггер - «защёлку» и мощный выходной вентиль без инверсии. При помощи схемы управления производится стробирование записываемой информации и управление третьим состоянием мощных выходных вентилей.

При переходе сигнала STB из состояния высокого уровня в состояние низкого уровня происходит защёлкивание передаваемой информации во внутреннем триггере, и она сохраняется до тех пор, пока на входе STB присутствует напряжение низкого уровня. В течение этого времени изменение информации на входах D не влияет на состояние выходов Q. При переходе сигнала STB вновь в состояние высокого уровня состояние выходов приводится в соответствие с информационными входами D.

При переходе инверсного сигнала OE в состояние высокого уровня все выходы Q переходят в 3-е состояние независимо от входных сигналов STB и D. При возвращении инверсного сигнала OE в состояние низкого уровня выходы Q переходят в состояние соответствующим внутренним триггерам.

Время задержки распространения сигнала Q относительно сигнала STB равна 30 нс (наносекунд). Ёмкость нагрузки равна 300 пФ.

Таблица 3. Назначение выводов.

Вывод

Обозначение

Тип Вывода

Функциональное назначение выводов

1-8

D0 –D7

Вход

Информационная шина

9

OE

Вход

Разрешение передачи

(управление 3-м состоянием)

10

GND

-

Общий

11

STB

Вход

Стробирующий сигнал

12 – 19

Q7 – Q0

Выход

Информационная шина

20

Uсс

-

Напряжение питания +5 В

Выбор шинного формирователя.

Сопряжение модуля ОЗУ с ШД реализовано на микросхеме шинного формирователя К589АП16 (DD5, DD6,DD7, DD8).

Микросхема К589АП16 имеет 4-разрядные входной и выходной каналы DI1-DI4, DO1-DO4, 4-разрядный двунаправленный канал DB1-DB4. Передача информации обеспечивается при сигнале с уровнем логического 0 на входеCS. При наличии на входе сигнала с уровнем логической 1 все выходы переходят в третье состояние. Сигнал отрицаниеCS снимается с выходаDD4.

Направление передачи информации зависит от сигнала отрицания DOUT, подаваемого на входW/R: при 0 информация передаётся со входовDIна выходыDB, при 1 со входовDB на выходы DO. Следовательно, приDOUT=0 информация с выходов микросхем ОЗУ поступает в шину данных, приDOUT=1 из шины данных на выходы микросхем ОЗУ.

Рис 7 Условное графическое обозначение К589АП16