- •2. Сравнительная оценка базовых логических элементов
- •4. Типы корпусов микросхем
- •5. Условное графическое обозначение микросхем
- •6. Основы булевой алгебры
- •7. Аксиомы и законы булевой алгебры
- •8. Формы представления логических функций
- •12. Карты Карно для двух, трех, четырех и пяти переменных. Порядок минимизации функций с помощью карт Карно. Примеры минимизации
- •17. Комбинационные устройства: определение, методика проектирования
- •18. Шифраторы
- •19. Дешифратор
- •22, Преобразователи кодов
- •24, Мультиплексоры
- •25. Мультиплексорное дерево
- •27. Демультиплексоры
- •28. Сумматоры и полусумматоры
- •31. Многоразрядные двоичные сумматоры
- •33. Двоичные компараторы
- •35. Мажоритарный элемент
- •36. Программируемые логические матрицы
- •40. Реализация шифраторов, дешифраторов, мультиплексоров и демультиплексоров на плм
- •43. Последовательностные устройства: определение, основные типы устройств, методика проектирования
- •44. Триггеры
- •45. Классификация триггеров по функциональному назначению
- •46. Регистры
- •47. Регистры хранения
- •48. Регистры сдвига
- •49. Счетчики
- •50. Последовательные счетчики
- •51. Параллельные счетчики
- •52. Вычитающий и реверсивный счетчик
- •53. Декадный счетчик
- •64) Постоянные запоминающие устройства
- •65) Увеличение объема памяти запоминающих устройств
- •66) Назначение цап и ацп
- •67) Основные характеристики цап и ацп
- •68) Цап с матрицей взвешенных резисторов
- •69) Цап с матрицей r-2r
- •71) Области применения цап
- •72) Ацп времяимпульсного типа
- •73) Ацп с двойным интегрированием
- •74) Ацп параллельного преобразования (прямого преобразования)
- •75) Ацп последовательного счета (развертывающего типа)
- •76) Ацп следящего типа
- •77) Ацп последовательного приближения (поразрядного уравновешивания)
- •78) Области применения ацп
- •79) Схема выборки и хранения
- •85) Общая структура и принципы функционирования микропроцессорных систем
- •91. Способы адресации операндов. Особенности способов адресации.
- •92. Формат типовой команды микропроцессора. Одноадресные, двухадресные, и трехадресные команды. Классификация групп операций микропроцессора.
- •93. Команды пересылки. Команды арифметических и логических операций.
- •94. Команды сдвига. Команды сравнения и тестирования. Команды управления процессором.
- •95. Команды битовых операций. Операции управления программой.
- •96. Структурная схема, физический интерфейс и условное графическое обозначение однокристального микроконтроллера (мк) к1816ве48.
- •97) Структурная организация центрального процессора мк к1816ве48.
- •98) Организация памяти программ и данных мк к1816ве48.
- •99) Организация системы ввода-вывода мк к1816ве48.
- •100) Организация систем подсчета времени, прерываний и синхронизации мк к1816ве48.
- •101) Средства расширения памяти программ мк к1816ве48: интерфейс, схе-мы подключения, временные диаграммы.
- •102) Средства расширения памяти данных мк к1816ве48: интерфейс, схемы подключения, временные диаграммы.
- •103) Средства расширения ввода-вывода мк к1816ве48: интерфейс, схемы подключения, временные диаграммы.
49. Счетчики
Счетчиком называют устройство, совокупность сигналов на выходе которого в определенном коде отображает число импульсов, поступивших на вход.
Для создания счетчиков несколько триггеров T-типа соединяют последовательно, так, чтобы выход предыдущего триггера был подключен ко входу последующего. Каждый триггер имеет только два устойчивых состояния. Поэтому количество комбинаций выходных сигналов, снимаемых с выходов всех триггеров, а соответственно и максимальное количество подсчитанных импульсов равно
, (3.26)
где – количество последовательно включенных триггеров.
Каждый из триггеров такой цепочки называют разрядом счетчика. Поэтому, если, например, , то говорят, что счетчик четырехразрядный. Максимальное число, которое может подсчитать счетчик, называетсякоэффициентом или модулем счета (). Если количество входных импульсовбольше, то происходит переполнение счетчика. При этом он возвращается в нулевое состояние и цикл счета повторяется.
В случаях, когда выходной сигнал снимается только с последнего триггера, его перепад 10 или 01 появляется после каждого цикла счета, определяемого коэффициентом счета . Поэтому при подаче на вход непрерывной последовательности импульсов с частотойна его выходе будем иметь последовательность, имеющую частоту
. (3.27)
Такие счетчики выполняют функцию деления частоты и называются счетчиками-делителями.
Меткой счетчика на схемах служат буквы СТ, указываемые в основном поле. После них иногда проставляют число, характеризующее коэффициент счета, например, 2 или 10.
По коэффициенту счета счетчики подразделяют на двоичные, двоично-десятичные (декадные), с произвольным постоянным коэффициентом счета, с переменным коэффициентом счета.
По способу организации внутренних связей между триггерами их делят на счетчики: с последовательным переносом; с параллельным переносом; с комбинированным переносом; кольцевые.
В зависимости от выполняемой функции различают суммирующие, вычитающие и реверсивные счетчики. Суммирующий счетчик выполняет прямой счет, т.е. при поступлении на вход очередного импульса число на выходе счетчика увеличивается на единицу. Вычитающий счетчик производит обратный счет, т.е. при поступлении счетного импульса число на выходе уменьшается на единицу. Реверсивный счетчик может работать в режимах прямого и обратного счета.
Рассматривают также асинхронные и синхронные счетчики. В асинхронных счетчиках подсчитываемые импульсы поступают на вход только первого триггера. Каждый последующий триггер управляется сигналом предыдущего. В синхронных счетчиках входные импульсы обычно подаются одновременно на вход всех триггеров.
Асинхронные счетчики – счетчики с последовательным переносом информации, синхронные – с параллельным.
50. Последовательные счетчики
Последовательные счетчики. В счетчиках этого типа счетные импульсы подаются только на вход триггера первого разряда. Для каждого из последующих разрядов сигналы переключения поступают с выходы предыдущих разрядов. В результате происходит последовательное переключение разрядов счетчика.
Последовательные счетчики с модулями счета обычно реализуются последовательным соединениемT-триггеров, каждый из которых работает как счетчик с . Структурная схема и временная диаграмма такого суммирующего счетчика споказана на рис. 2.15. При подаче сигналапроизводится сброс счетчика в исходное состояние.
Рис. 3.15. Схема последовательного счетчика на T-триггерах (а)
и его временные диаграммы (б)