- •2. Сравнительная оценка базовых логических элементов
- •4. Типы корпусов микросхем
- •5. Условное графическое обозначение микросхем
- •6. Основы булевой алгебры
- •7. Аксиомы и законы булевой алгебры
- •8. Формы представления логических функций
- •12. Карты Карно для двух, трех, четырех и пяти переменных. Порядок минимизации функций с помощью карт Карно. Примеры минимизации
- •17. Комбинационные устройства: определение, методика проектирования
- •18. Шифраторы
- •19. Дешифратор
- •22, Преобразователи кодов
- •24, Мультиплексоры
- •25. Мультиплексорное дерево
- •27. Демультиплексоры
- •28. Сумматоры и полусумматоры
- •31. Многоразрядные двоичные сумматоры
- •33. Двоичные компараторы
- •35. Мажоритарный элемент
- •36. Программируемые логические матрицы
- •40. Реализация шифраторов, дешифраторов, мультиплексоров и демультиплексоров на плм
- •43. Последовательностные устройства: определение, основные типы устройств, методика проектирования
- •44. Триггеры
- •45. Классификация триггеров по функциональному назначению
- •46. Регистры
- •47. Регистры хранения
- •48. Регистры сдвига
- •49. Счетчики
- •50. Последовательные счетчики
- •51. Параллельные счетчики
- •52. Вычитающий и реверсивный счетчик
- •53. Декадный счетчик
- •64) Постоянные запоминающие устройства
- •65) Увеличение объема памяти запоминающих устройств
- •66) Назначение цап и ацп
- •67) Основные характеристики цап и ацп
- •68) Цап с матрицей взвешенных резисторов
- •69) Цап с матрицей r-2r
- •71) Области применения цап
- •72) Ацп времяимпульсного типа
- •73) Ацп с двойным интегрированием
- •74) Ацп параллельного преобразования (прямого преобразования)
- •75) Ацп последовательного счета (развертывающего типа)
- •76) Ацп следящего типа
- •77) Ацп последовательного приближения (поразрядного уравновешивания)
- •78) Области применения ацп
- •79) Схема выборки и хранения
- •85) Общая структура и принципы функционирования микропроцессорных систем
- •91. Способы адресации операндов. Особенности способов адресации.
- •92. Формат типовой команды микропроцессора. Одноадресные, двухадресные, и трехадресные команды. Классификация групп операций микропроцессора.
- •93. Команды пересылки. Команды арифметических и логических операций.
- •94. Команды сдвига. Команды сравнения и тестирования. Команды управления процессором.
- •95. Команды битовых операций. Операции управления программой.
- •96. Структурная схема, физический интерфейс и условное графическое обозначение однокристального микроконтроллера (мк) к1816ве48.
- •97) Структурная организация центрального процессора мк к1816ве48.
- •98) Организация памяти программ и данных мк к1816ве48.
- •99) Организация системы ввода-вывода мк к1816ве48.
- •100) Организация систем подсчета времени, прерываний и синхронизации мк к1816ве48.
- •101) Средства расширения памяти программ мк к1816ве48: интерфейс, схе-мы подключения, временные диаграммы.
- •102) Средства расширения памяти данных мк к1816ве48: интерфейс, схемы подключения, временные диаграммы.
- •103) Средства расширения ввода-вывода мк к1816ве48: интерфейс, схемы подключения, временные диаграммы.
73) Ацп с двойным интегрированием
Схема АЦП приведена на рис. 7.9,а.
Рис. 7.9. Структурная схема АЦП с двойным интегрированием
Рассмотрим работу преобразователя. В момент (рис. 7.9,б) подачей импульсав цепь «Пуск» осуществляется запуск схемы: сбрасывается в 0 счетчик Сч, первый ключ Кл1 устанавливается в замкнутое состояние, второй ключ Кл2 – в разомкнутое.
Предварительно разряженный конденсатор начинает заряжаться током от источника входного напряжения. Так как входное напряжение операционного усилителя (ОУ) близко к нулю, практически все напряжениепадает на резистореи ток в цепи резистора. Этот ток замыкается через конденсатор. Если за время длительности импульса() значение напряжениясчитать неизменным, конденсатор будет заряжаться постоянным током и напряжение на нем будет изменяться по линейному закону, достигая к моментузначения
. (7.15)
В момент окончания импульса на входе «Пуск» (в момент ) счетчик начинает счет импульсов, поступающих в него из генератора импульсной последовательности (ГИ) через элемент И. В этот же момент ключ Кл1 устанавливается в разомкнутое состояние, ключ Кл2 – в замкнутое. В цепи конденсатора возникает ток обратного направления. Конденсатор разряжается постоянным током, и напряжение на нем снижается по линейному закону. В моментнапряжение на конденсатореи напряжение на выходе операционного усилителяпроходят нулевое значение, на выходе компаратора К устанавливается уровень логического 0, прекращается прохождение импульсов ГИ через элемент И на вход счетчика Сч. Образующееся к этому моменту в Сч числоесть значение, представленное в цифровой форме.
Определим значение . Время разряда конденсатора. (7.16)
Подставляя выражение для , получаем. (7.17)
Если период следования импульсов ГИ равен , то количество импульсов, поступающих в счетчик за время, определится выражением
. (7.18)
Как видим, пропорционально. Величина
(7.19)
определяет масштаб, в котором представляется значение .
74) Ацп параллельного преобразования (прямого преобразования)
Данный тип АЦП реализует метод непосредственного считывания и является на сегодняшний день самым быстродействующим. Классический принцип его работы поясняется рис. 7.10. Устройство содержит компараторов, на объединенные инвертирующие входы которых подается входной преобразуемый сигнал. На неинвертирующие входы подаются напряжения, численно равные уровням квантования. В результате с выходов компараторов снимается параллельный-разрядный единичный код. Число единиц в нем равно числу уровней квантования по величине меньших значений.
Полученный единичный код подается на вход преобразователя кода (ПК), в котором он преобразуется в двоичный с числом разрядов . С выхода ПК двоичный код через логические переключатели на элементах 2И подается на вход статического регистра, с выхода которого он и считывается. Перезапись кода ПК в статический регистр происходит по сигналу «Запись». Этот сигнал подается в схему после того, как все переходные процессы, связанные со срабатыванием компараторов и получением двоичного кода, завершены.
Рис. 7.10. Структурная схема АЦП параллельного преобразования
Для получения напряжений, равных уровням квантования в схеме использован делитель напряжения на одинаковых резисторах, подключенных к выходу источника эталонного напряжения. Формирование в данном АЦП выходного кода одновременно по всем разрядам предполагает получение максимально возможного быстродействия. Его время преобразования определяется только структурой ПК и собственным быстродействием используемой элементной базы.