- •1. Теория и практика формообразования заготовок.
- •2. Основы технологии формообразования отливок из черных и цветных сплавов.
- •3. Основы технологии формообразования сварных конструкций из различных сплавов. Понятие о технологичности заготовок.
- •4. Пайка материалов.
- •6. Понятие о технологичности деталей.
- •Закономерности и связи, проявляющиеся в процессе проектирования и создания машин.
- •Методы разработки технологического процесса изготовления машины.
- •9. Принципы построения производственного процесса изготовления машины.
- •10. Технология сборки.
- •11. Разработка технологического процесса изготовления деталей.
- •13. Требования к деталям, критерии работоспособности и влияющие на них факторы.
- •14. Механические передачи
- •18. Муфты механических приводов
- •20. Технические регламенты.
- •21. Стандартизация.
- •22. Подтверждение соответствия.
- •23. Государственный контроль (надзор) за соблюдением требований технических регламентов.
- •24.Метрология. Прямые и косвенные измерения.
- •25. Основные понятия и определения: информация, алгоритм, программа, команда, данные, технические устройства.
- •26. Системы счисления. Представление чисел в позиционных и непозиционных системах
- •27. Системы счисления. Перевод чисел из одной системы счисления в другую.
- •Принцип двоичного кодирования
- •30. Принципы организации вычислительного процесса. Гарвардская архитектура эвм.
- •31 Архитектура и устройство базовой эвм.
- •32 Адресация оперативной памяти. Сегментные регистры.
- •33 Система команд процессора i32. Способы адресации.
- •34 Система команд процессора i32. Машинная обработка. Байт способа адресации.
- •35 Разветвляющий вычислительный процесс.
- •36. Циклический вычислительный процесс
- •37. Рекурсивный вычислительный процесс.
- •39. Типы данных
- •42. Объектно-ориентированное программирование
- •Функции устройств ввода/вывода
- •Методы адресации
- •58,. Базовый функциональный блок микроконтроллера включает:
- •62. Модули последовательного ввода/вывода
- •67.Приборы силовой электроники.
- •69. Полевой транзистор
- •71. Цепи формирования траектории рабочей точки транзистора
- •72. Цфтрт с рекуперацией энергии
- •73. Последовательное соединение приборов
- •74. Параллельное соединение приборов.
- •76. Защита силовых приборов от перенапряжения.
- •77. Расчет драйвера igbt-транзистора.
- •78. Трансформаторы.
- •79. Машины постоянного тока.
- •80. Асинхронные и синхронные машины.
- •81. Элементная база современных электронных устройств.
- •82. Усилители электрических сигналов.
- •83. Основы цифровой электроники.
Принцип двоичного кодирования
Согласно этому принципу, вся информация, как данные, так и команды, кодируются двоичными цифрами 0 и 1. Каждый тип информации представляется двоичной последовательностью и имеет свой формат.
Принцип программного управления. Все вычисления, предусмотренные алгоритмом решения задачи, должны быть представлены в виде программы, состоящей из последовательности управляющих слов — команд. Каждая команда предписывает некоторую операцию из набора операций, реализуемых вычислительной машиной. Команды программы хранятся в последовательных ячейках памяти вычислительной машины и выполняются в естественной последовательности, то есть в порядке их положения в программе. При необходимости, с помощью специальных команд, эта последовательность может быть изменена. Решение об изменении порядка выполнения команд программы принимается либо на основании анализа результатов предшествующих вычислений, либо безусловно.
Принцип однородности памяти
Команды и данные хранятся в одной и той же памяти и внешне в памяти неразличимы. Распознать их можно только по способу использования. Это позволяет производить над командами те же операции, что и над числами, и, соответственно, открывает ряд возможностей. Так, циклически изменяя адресную часть команды, можно обеспечить обращение к последовательным элементам массива данных. Такой прием носит название модификации команд и с позиций современного программирования не приветствуется. Более полезным является другое следствие принципа однородности, когда команды одной программы могут быть получены как результат исполнения другой программы. Эта возможность лежит в основе трансляции — перевода текста программы с языка высокого уровня на язык конкретной ВМ.
Принцип адресности
Структурно основная память состоит из пронумерованных ячеек, причем процессору в произвольный момент доступна любая ячейка. Двоичные коды команд и данных разделяются на единицы информации, называемые словами, и хранятся в ячейках памяти, а для доступа к ним используются номера соответствующих ячеек — адреса.
30. Принципы организации вычислительного процесса. Гарвардская архитектура эвм.
Гарвардская архитектура — архитектура ЭВМ, отличительным признаком которой является раздельное хранение и обработка команд и данных.
Классическая гарвардская архитектура
Типичные операции (сложение и умножение) требуют от любого вычислительного устройства нескольких действий: выборку двух операндов, выбор инструкции и её выполнение, и, наконец, сохранение результата. В первом компьютере для хранения инструкций использовалась перфорированная лента, а для работы с данными — электромеханические регистры. Это позволяло одновременно пересылать и обрабатывать команды и данные, благодаря чему значительно повышалось общее быстродействие.
Модифицированная гарвардская архитектура
При разделении каналов передачи команд и данных на кристалле процессора, последний должен иметь почти в два раза больше выводов (так как шины адреса и данных составляют основную часть выводов микропроцессора). Способом решения этой проблемы стала идея использовать общую шину данных и шину адреса для всех внешних данных, а внутри процессора использовать шину данных, шину команд и две шины адреса. Такую концепцию стали называть модифицированной Гарвардской архитектурой. Такой подход применяется в современных сигнальных процессорах. Еще дальше по пути уменьшения стоимости пошли при создании однокристалльных ЭВМ — микроконтроллеров. В них одна шина команд и данных применяется и внутри кристалла. Разделение шин в модифицированной Гарвардской структуре осуществляется при помощи раздельных управляющих сигналов: чтения, записи или выбора области памяти.
Расширенная гарвардская архитектура
Часто требуется выбрать три составляющие: два операнда и инструкцию. Для этого существует кэш-память. В ней может храниться инструкция — следовательно, обе шины остаются свободными и появляется возможность передать два операнда одновременно. Использование кэш-памяти вместе с разделёнными шинами получило название Super Harvard Architecture — расширенная Гарвардская архитектура.