Добавил:
Upload Опубликованный материал нарушает ваши авторские права? Сообщите нам.
Вуз: Предмет: Файл:
2.Логика.doc
Скачиваний:
18
Добавлен:
28.03.2015
Размер:
568.83 Кб
Скачать

На полевых транзисторах.

VT3 выполняет роль нагрузочного резистора

-

В цифровых схемах обычно имеются стандартные элементы для выполнения основных функций с 2,3,4 и 8 аргументами (входами).

ИЛЭ выпускают в стандартных корпусах с 14 или 16 выводами. Один – для подключения источника питания, ещё один – общий для источников сигналов и питания. Оставшиеся выводы 12 или 14 используют как входы или выходы ЛЭ. В одном корпусе может находиться несколько совершенно самостоятельных ЛЭ.

Маркировка ИЛЭ: ЛА – (И-НЕ)

ЛЕ – (ИЛИ-НЕ)

ЛИ – (И)

ЛЛ – (ИЛИ)

ЛН – (НЕ)

ЛС – (И-ИЛИ)

ЛР – (И-ИЛИ-НЕ)

ЛП – (прочие ЭЛ)

В сериях К155, К561, К176 питание подключается к 14 выводу, общий провод подключается к 7 выводу.

полный номер серии

1 5 5 Л А 3

номер по функциональному признаку данный серии

функциональное назначение микросхемы:

Г – генераторы;

Л – логика;

Ф – формирователи;

Р - формирователи

порядковый номер серии микросхемы

конструктивно-технологические признаки:

1,5,6,7 – п/п;

2,4,8 – гибридные;

3 – плёночные;

К561ир1

К – микросхема широкого применения (после К – М –металлический корпус КМ155ИМ3).

Элементы последовательной логики.

Раздел алгебры логики, описывающий работу цифровых автоматов, обладающих памятью, называется последовательной логикой.

Основной элемент последовательной логики – триггер. Триггер имеет два выхода: прямойQи инверсныйQ. Число входов зависит от выполняемых функций. По способу записи информации триггеры делятся на асинхронные и синхронизируемые (тактируемые).

  1. В асинхронных информация может изменяться в любой момент времени при изменении входных сигналов.

  2. В синхронизируемых информация на выходе может меняться только в определённые моменты времени, задаваемые дополнительным синхронизирующим сигналом.

Асинхронный rs триггер.

Он может быть построен на двух логических элементах ИЛИ-НЕ, либо И-НЕ. Элементы охвачены цепями ОС, для чего выход каждого элемента подключен к одному из входов другого элемента.

Триггер имеет два входа: S(set) – вход установки в единичное состояние;

R(reset) – вход сброса в нулевое состояние.

При S= 1 иR= 0 на выходах будет:

Q=S+Q= 1 +Q= 1 = 0

запись 1

Q=R+Q= 0 +Q= 0 + 0 = 0 = 1

При S= 0 иR= 1 имеем:

Q=R+Q= 1 +Q= 1 = 0

запись 0

Q=S+Q= 0 +Q= 1

После исчезновения входных сигналов, т.е. при S=R= 0 (хранение) сохраняется выходной сигнал 1 или 0, в зависимости от того, на каком из входов (SилиR) была перед этим единица 1.

S=R= 1 - запретная комбинация.

RS– триггер на элементах И-НЕ.

ПриS= 1 иR= 0 на выходах будет:

Q=R.Q= 0.Q= 0 = 1

запись 0

Q=S.Q= 1.1 = 1 = 0

При S= 0 иR= 1 на выходах будет:

Q=S.Q= 0.Q= 0 = 1

запись 1

Q=R.Q= 1.1 = 1 = 0

Запретная комбинацияR=S= 0.

Недостатки RS– триггеров:

  1. Наличие запрещённой комбинации входных сигналов.

  2. Подача информации по двум отдельным цепям RиS.

  3. Низкая помехоустойчивость.