- •Представление двоичных чисел в машинах (эвм).
- •Логические функции.
- •Основные законы алгебры логики (Булевой алгебры).
- •На полевых транзисторах.
- •К561ир1
- •Элементы последовательной логики.
- •Асинхронный rs триггер.
- •Синхронный d – триггер (статический).
- •Динамический d – триггер (синхронный).
- •Запись 1
- •Запись 0
- •Универсальный d – триггер.
- •Счётный триггер т – триггер.
- •Счётный триггер (т-триггер) (tumble-опрокидываться, кувыркаться).
- •Универсальный jk – триггер.
- •Схемотехника эвм (цифровой техники).
- •Счётчики.
- •Суммирующий счётчик.
- •Вычитающие счётчики.
- •Параллельный (синхронный) счётчик.
- •Счётчики с произвольным коэффициентом счёта.
- •Другие виды счётчиков.
Синхронный d – триггер (статический).
Он образован из RS– триггера и входной комбинационной схемы на двух ЛЭ.
+
Eп
– 5 Общ.
– 12
(
4D
– триггера) С1
– общий для D1
и D2 С2
– общий для D3
и D4
D– информационный вход, сюда поступают сигналы, которые необходимо записать в триггер;
С – вход синхронизации, который определяет, в какой момент будет происходить запись информации.
С |
D |
S = C . D |
R = C . S |
Q = R . Q |
Q = S . Q |
Режим работы |
0 |
0 |
0 . 0 = 1 |
0 . 1 = 0 = 1 |
1 . ? |
1 . ? |
Хранение предыдущей информации |
0 |
1 |
0 . 1 = 1 |
0 . 1 = 1 |
? |
? |
Хранение |
1 |
0 |
1 . 0 = 1 |
1 . 1 = 0 |
0 . ? = 1 |
1 . 1 = 0 |
Запись “0” |
1 |
1 |
1 . 1 = 0 |
1 . 0 = 1 |
1 . 1 = 0 |
0 . ? = 1 |
Запись “1” |
Рассмотренный триггер называется статическим синхронным D-триггером.
D-триггер, как видно из таблицы, находится в режиме хранения приC=0 и в режиме записи приC=1.
D–delay– задержка. Этот триггер задерживает выходной сигнал до окончания того такта, в который он был записан.
Динамический d – триггер (синхронный).
В
динамическим управлением информация записывается только в момент перепада напряжения на входе синхронизации.
X1 =X3.X2; Х2 = Х4.D; Х3 = S = X1.C; Х4 = Х2.Х3.С
Пока сигнал С = 0 Х3 = Х4 = 1 (S=R= 1), поэтому согласно таблице истинности это соответствует режиму хранения триггером информации, а сигналы на выходахD1 иD2 соответствуют входному информационному сигналу.
Х2 = D.1 =DиX1 =D.1 =D
Так как сигналы Х2 и Х1 инверсны по отношению друг к другу, то при С = 1 только один из них разрешает прохождение синхроимпульса через D3 илиD4.
С = 1 D = 1: S = X3 = C . X1 = C . D = 1 . 1 = 0
Запись 1
R = X4 = X2 . C . X3 = D . C . S = 0 . 1 . 0 = 1
C
Запись 0
= 1 D = 0 : S = X3 = C.
X1 = C .
D = 1 .
0 = 1
R = X4 = X2 . C . X3 = D . C . S= 0.1.1 = 0
если
триггер срабатывает по фронту
синхроимпульса. если
триггер срабатывает по срезу
синхроимпульса.
Динамический D-триггер состоит из трёх статическихRS-триггеров.D1,D3 иD2,D4 производят подготовку информации.D5,D6 – записывают предварительно логически обработанную первыми двумя триггерами информацию.
Универсальный d – триггер.
Универсальный D– триггер получается небольшим усложнением предыдущей схемы. Вместо двухвходовых схем И-НЕ используют трёхвходовые.