Добавил:
Опубликованный материал нарушает ваши авторские права? Сообщите нам.
Вуз: Предмет: Файл:
методичка.doc
Скачиваний:
374
Добавлен:
30.04.2013
Размер:
824.32 Кб
Скачать

Литература

  1. Савельев А. Я.: «Прикладная теория цифровых автоматов». М., Высшая школа, 1987.

  2. «Автоматизированное проектирование цифровых устройств». (под ред. С. С. Бадулина). М., Радио и связь, 1981.

  3. Чень Ч., Ли Р.: «Математическая логика и автоматическое доказательство теорем». М., Наука, 1987.

Приложение

Образец титульного листа:

МОСКОВСКИЙ ГОСУДАРСТВЕННЫЙ ИНСТИТУТ

ЭЛЕКТРОНИКИ И МАТЕМАТИКИ

(Технический университет)

Кафедра «Вычислительные

системы и сети»

КУРСОВАЯ РАБОТА

на тему

«Проектирование многоразрядного десятичного сумматора комбинационного типа»

по дисциплине «Теория автоматов»

Исполнитель:

студент группы СВ-31

___________(Карпов А. А.)

Руководитель:

ст. препод. каф. ВСиС, к. т. н.

___________(Иванова Е. М.)

Москва 2006

Содержание

Стр.

1. Цель и практическое содержание методических указаний . . . . . . . . . .

2

1.1. Цель работы. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .

2

1.2. Краткое содержание. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .

2

2. Теоретическая часть . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .

2

2.1. Теория о двоично-десятичном кодировании и свойствах кодов . .

3

2.2. Сложение одноразрядных десятичных числе со знаком в двоично-десятичном коде . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .

4

2.3. Проектирование функциональной логической схемы и её реализация в заданном базисе логических элементов . . . . . . . . .

10

2.3.1. Общие принципы . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .

10

2.3.2. Проектирование логической схемы одноразрядного двоичного сумматора. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .

11

2.3.3. Проектирование одноразрядного десятичного сумматора в коде 8421. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .

14

2.3.4. Проектирование дополнительных схем. . . . . . . . . . . . . . . . .

17

2.3.5. Построение функциональной схемы 3-х разрядного десятичного сумматора . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .

22

2.4. Устройство управления многоразрядным сумматором . . . . . . . . .

23

2.4.1. Проектирование распределителя сигналов. . . . . . . . . . . . . .

26

2.4.2. Получение общей схемы сумматора . . . . . . . . . . . . . . . . . . .

33

2.5. Порядок оформления пояснительной записки . . . . . . . . . . . . . . . .

34

Литература. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .

36

Приложение . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .

37

Содержание . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .

38

39