- •Методічні вказівки до лабораторних робіт
- •II-iiIкурсувсіх форм навчання)
- •1 Опис лабораторного стенду та методики його використання
- •2 Лабораторна робота № 1 дослідження роботи логічних елементів та простих комбінаційних схем
- •2.1 Мета лабораторної роботи
- •2.2 Програма лабораторної роботи
- •2.3 Теоретичні відомості
- •2.3.1 Логічне заперечення (інверсія)
- •2.3.2 Логічне множення (кон'юнкція)
- •2.3.3 Логічне складання (диз'юнкція)
- •2.3.4 Аксіоми і закони булевої алгебри
- •2.3.5 Базові електронні елементи
- •2.3.6 Функція «сума по модулю 2»
- •2.3.7 Побудова логічних функцій трьох і більше аргументів
- •2.3.8 Оптимізація логічних функцій. Карти Карно
- •2.4 Завдання, порядок виконання роботи і проведення досліджень
- •2.4.1 Особливості використання лабораторного стенду в даній лабораторній роботі
- •2.4.2 Підготовка до роботи
- •2.4.3 Проведення досліджень
- •2.4.4 Зміст звіту
- •3.3.2 Дешифратори (декодери)
- •3.4 Завдання, порядок виконання роботи і проведення досліджень
- •3.4.1 Підготовка до роботи
- •3.4.2 Проведення досліджень
- •3.4.3 Зміст звіту
- •4.3.1 Rs-тригер з інверсними входами
- •4.3.2 Rs-тригер з прямими входами
- •4.3.3 Тактований rs-тригер з прямими входами
- •4.3.4 Потенційний d-тригер
- •4.3.5 Тригери на мікросхемах середнього ступеня інтеграції
- •4.4 Завдання, порядок виконання роботи і проведення досліджень
- •4.4.1 Підготовка до роботи
- •4.4.2 Проведення досліджень
- •4.4.3 Зміст звіту
- •5.3.2 Синхронні лічильники
- •5.3.3 Кільцевий лічильник
- •5.3.4 Синхронний 4-х розрядний реверсивний двійковий лічильник к155ие7
- •5.4 Завдання, порядок виконання роботи і проведення досліджень
- •5.4.1 Підготовка до роботи
- •5.4.2 Проведення досліджень
- •5.4.3 Зміст звіту
- •6.3.2 Дільник частоти на віднімаючому лічильнику
- •6.3.3 Дільник частоти з роздрібним коефіцієнтом ділення
- •6.4 Завдання, порядок виконання роботи і проведення досліджень
- •6.4.1 Підготовка до роботи
- •6.4.2 Проведення досліджень
- •6.4.3 Зміст звіту
- •Перелік посилань
3.3.2 Дешифратори (декодери)
Двійковим дешифратором називається цифровий логічний пристрій, що перетворює двійковий вхідний код у вихідний код «1 з N». Кожному значенню двійкового коду на входах декодера відповідає рівень логічної одиниці на одному з N виходів, номер якого відповідає даному двійковому коду. На решті виходів дешифратора є рівень логічного нуля. Існують дешифратори, де на «вибраному» виході є рівень логічного нуля, а на решті виходів рівень логічної одиниці. Повний декодер має n входів і N виходів, причому N=2n.
Дешифратори використовують, як правило, для перетворення двійкового коду числа в сигнал (0 або 1), що управляє, на відповідній шині управління тими або іншими пристроями.
Таблиця 3.2 є таблицею істинності двійкового декодера на 2 входи.
Таблиця 3.2 – Таблиця істинності дешифратора на два входи
Входи |
Виходи | ||||
а1 |
а0 |
F3 |
F2 |
F1 |
F0 |
0 |
0 |
0 |
0 |
0 |
1 |
0 |
1 |
0 |
0 |
1 |
0 |
1 |
0 |
0 |
1 |
0 |
0 |
1 |
1 |
1 |
0 |
0 |
0 |
Кожній двійковій комбінації на входах a0, a1 відповідає рівень логічної одиниці на одному з виходів F0 F3. Логічні рівняння виходів декодера мають вигляд:
(3.4)
На основі отриманих рівнянь будується схема декодера, приведена нарисунку3.2.
Аналогічно будуються декодери на більшу кількість вхідних двійкових розрядів. У лабораторному стенді використовуються інтегральні дешифратори К155ИД7 (див. рисунок 3.3). Вхідний трьохрозрядний двійковий код поступає на входи А0 А2. Декодер має 8 виходів.
Особливість декодера К155ИД7: початковий стан всіх виходів декодера – «1». Кожному вхідному двійковому коду відповідає рівень логічного нуля на одному з восьми виходів декодера, на решті виходів при цьому присутній рівень логічної одиниці. Таким чином на виході дешифраторів К155ИД7 утворюється інверсний код«1 з 8».
Входи E0 Е2 дозволяють роботу декодера. Перший вхід Е0 прямої дії, а два нижні входи E1 і Е2 – інверсної дії. Тобто для активізації функцій дешифратора К155ИД7 на вхід дозволу Е0 подається рівень логічної одиниці, а на входи Е1 і Е2 подається рівень логічного нуля. При інших комбінаціях рівнів на цих входах напруга на всіх виходах дешифратора відповідає рівню логічної одиниці (дешифратор не активний).
На рисунку 3.3 приведена схема паралельної роботи двох декодерів, а на рисунку 3.4 часові діаграми цієї схеми.
На рисунку 3.5 показана схема керування роботою двох декодерів К155ИД7 при декодуванні 4-х розрядного двійкового коду.
Принцип роботи схеми: перші 7 вхідних комбінацій декодуються декодером DD2, робота декодера DD3 при цьому заборонена по входу дозволу Е0. Після приходу восьмого імпульсу робота декодера DD2 забороняється за инверсними керуючими входами Е1 і Е2, а робота декодера DD3 дозволяється за прямим входом Е0.
Таким чином, три перші вхідні сигнали дешифраторів подключеніпаралельно,а четвертий служить для активації першого (DD2) або другого (DD3) дешифратора.