Добавил:
Upload Опубликованный материал нарушает ваши авторские права? Сообщите нам.
Вуз: Предмет: Файл:
Лекции_Основы_Архит_ИС__для_ЭКЗ_2014_ФГОС-3.doc
Скачиваний:
45
Добавлен:
22.02.2015
Размер:
1.72 Mб
Скачать

Вопросы к экзамену

  1. Определение системы счисления. Позиционные, непозиционные системы счисления. Основание системы счисления. Формула разложения.

  2. Правила перевода целых чисел и правильной дроби из одной системы счисления в другую.

  3. Логические элементы: коньюнктор, дизьюнктор, инвертор, исключающее ИЛИ. УГО. функции.

  4. Закон функционирования асинхронного RS триггера с прямыми входами. Схема на логических элементах. УГО. Временные диаграммы работы.

  5. Назначение регистра памяти. УГО. Назначение входов – выходов регистра.

  6. Назначение счетчика. Модуль счетчика. УГО. Временные диаграммы работы.

  7. Принципы Неймана.

  8. Характеристики ЭВМ. Быстродействие. Производительность. Надежность.

  9. Характеристики ЭВМ. Точность. Достоверность. Емкость запоминающих устройств.

  10. Классификация памяти: внутренняя память, внешняя память, адресная память, ассоциативная память.

  11. Классификация памяти: оперативная память, постоянная память, память с последовательным доступом, память с произвольным доступом.

  12. Основные характеристики памяти.

  13. Интегральные микросхемы статической оперативной памяти. УГО. Назначение входов – выходов. Определение по УГО организации и емкости ИМС.

  14. Интегральные микросхемы динамической оперативной памяти. УГО. Назначение входов – выходов. Определение по УГО организации и емкости ИМС. Временная диаграмма режима «Чтение».

  15. Пакетный цикл обмена микропроцессора и памяти.

  16. Асинхронные ИМС памяти FPM, EDO, BEDO DRAM. Особенности архитектуры. Тактовые частоты, пакетный цикл.

  17. Синхронные ИМС памяти SD RAM, DDR, DDR2, DDR3 SDRAM. Особенности архитектуры. Частоты синхронизации. Стандарт JEDEC.

  18. Контроль информации по паритету.

  19. SIMM модули. Шина данных. Шина адреса. Организация. Емкость.

  20. DIMM модули. Шина данных. Организация. Емкость. Поколения модулей. Напряжение питания.

  21. Банк памяти.

  22. Назначение КЭШ. КЭШ 1ого уровня. КЭШ 2ого уровня.

  23. КЭШ со сквозной записью (WT).

  24. КЭШ с обратной записью (WB).

  25. Назначение микропроцессора.

  26. Прямой, обратный, дополнительный коды.

  27. Структура и форматы целых чисел со знаком.

  28. Регистры общего назначения.

  29. Назначение АЛУ микропроцессора. Логические операции. Арифметические операции.

  30. Регистр флагов микропроцессора.

  31. Устройство управления микропроцессора. Регистр команд. Счетчик команд.

  32. Устройство управления микропроцессора. Микропрограммное устройство управления. Очередь команд.

  33. Режимы работы микропроцессора.

  34. Синхронизация микропроцессоров. Коэффициент умножения.

  35. Шина данных микропроцессора. Шина адреса микропроцессора. Адресное пространство памяти. Адресное пространство ввода – вывода.

  36. Гиперпотоковые микропроцессоры.

  37. Технология Hyper Transport.

  38. Состав программного обеспечения ПЗУ IBM PC AT: POST, Boot Loader.

  39. Состав программного обеспечения ПЗУ IBM PC AT: BIOS, BIOS Setup

  40. Шины расширения IBM PC. Назначение. Пропускная способность шины. Слоты.

  41. Основные характеристики шин ISA, PСI, PCI –Exspress.

  42. Системные ресурсы IBM PC.

  43. Прерывания IBM PC. Виды прерываний. Вектор прерывания.

  44. Функции контроллера прерываний.

  45. Реакция системы прерывания на запрос IRQ.

  46. Немаскируемые аппаратные прерывания.

  47. Системный порт.

  48. Системный таймер. Назначение каналов.

Прочитайте вопросы к экзамену. Найдите и прочитайте ответы на вопросы. Если что - то не понятно, запишите и задайте эти вопросы преподавателю во время сессии.