Добавил:
Upload Опубликованный материал нарушает ваши авторские права? Сообщите нам.
Вуз: Предмет: Файл:
Учебн Кестер 3.doc
Скачиваний:
7
Добавлен:
07.06.2015
Размер:
428.54 Кб
Скачать

Сравнение разрешающей способности

И времени преобразования типовых ацп

Последовательного приближения

С однополярным источником питания

РАЗРЕШАЮЩАЯ СПОСОБНОСТЬ

ЧАСТОТА ДИСКРЕТИЗАЦИИ

МОЩНОСТЬ, мВт

ЧИСЛО КАНАЛОВ

AD7472

12 бит

1,5 MSPS

9

1

AD7891

12 бит

500 KSPS

85

8

AD7858/59

12 бит

200 KSPS

20

8

AD7887/88

12 бит

125 KSPS

3,5

8

AD7856/57

14 бит

285 KSPS

60

8

AD7660

16 бит

100 KSPS

15

1

AD974

16 бит

200 KSPS

120

4

AD7664

16 бит

570 KSPS

150

1

Рис. 3.5

Несмотря на некоторые различия, основные принципы синхронизации большинства АЦП последовательного приближения сходны и достаточно просты (см. рис.3.6). Процесс преобразования инициируется сигналом CONVERT START. Сигнал CONVST представляет собой отрицательный импульс, положительный фронт которого запускает преобразование. Устройство выборки-хранения (УВХ) этим фронтом устанавливается в режим хранения и, используя алгоритм последовательного приближения, определяет различные разряды. Отрицательный фронт импульса CONVST устанавливает высокий уровень сигналов EOC или BUSY. По завершении преобразования устанавливается низкий уровень сигнала BUSY. В большинстве случаев задний фронт сигнала BUSY может использоваться в качестве индикатора корректности выходных данных и его можно использовать для записи выходных данных во внешний регистр. Но вследствие множества различий в терминологии и конструкции различных АЦП, при использовании определенного АЦП, следует всегда принимать во внимание конкретную спецификацию.

ВРЕМЕННАЯ ДИАГРАММА РАБОТЫ АЦП ПОСЛЕДОВАТЕЛЬНОГО ПРИБЛИЖЕНИЯ

Рис. 3.6

Необходимо также отметить, что некоторые АЦП последовательного приближения дополнительно к команде CONVERT START требуют внешней высокочастотной синхронизации, хотя в большинстве случаев необходимости в двух синхронизаторах нет. Частота внешнего синхронизатора, если он требуется, находится в диапазоне от 1 МГц до 30 МГц в зависимости от времени преобразования и разрешающей способности АЦП. В других АЦП последовательного приближения есть внутренний генератор, который используется для выполнения преобразования и требует только команды CONVERT START. Благодаря своей архитектуре, АЦП последовательного приближения допускают любую скорость повторения однократного преобразования, от 0 до максимального быстродействия преобразователя.

В АЦП последовательного приближения выходные данные, соответствующие дискретному входному сигналу, формируются в конце соответствующего интервала преобразования. Иначе обстоит дело в АЦП, построенных с использованием другой архитектуры, таких как сигма-дельта АЦП или АЦП с двухступенчатым конвейером, представленный на рис.3.7. Показанный на рисунке АЦП является 12-разрядным двухступенчатым конвейерным (pipelined), или субинтервальным, преобразователем. Первое преобразование выполняется 6-разрядным АЦП, который управляет 6-разрядным ЦАП. На выходе 6-разрядного ЦАП получается 6-разрядное приближение аналогового входного сигнала. Обратите внимание, что УВХ2 осуществляет временную задержку аналогового сигнала, пока 6-разрядный АЦП производит преобразование и 6-разрядный ЦАП устанавливает требуемый сигнал на выходе. Затем полученное с помощью ЦАП приближение вычитается из аналогового сигнала на выходе УВХ2, результат усиливается и оцифровывается 7-разрядным АЦП. Результаты этих двух преобразований объединяются, и дополнительный разряд используется для исправления ошибки, полученной при первом преобразовании. Типичные временные соотношения, соответствующие преобразователю этого типа, показаны на рис.3.8. Важно, что выходные данные, представленные сразу после отсчета X, фактически соответствуют отсчету X-2, то

есть существует конвейерная задержка в два такта. Конвейерная архитектура свойственна высокоскоростным АЦП и, в большинстве случаев, конвейерная задержка не является главной проблемой системы в большинстве приложений, где используется этот тип преобразователя.

АРХИТЕКТУРА 12-РАЗРЯДНОГО ДВУХСТУПЕНЧАТОГО