Добавил:
Upload Опубликованный материал нарушает ваши авторские права? Сообщите нам.
Вуз: Предмет: Файл:
Stenin Lab / C8051F60-67-устройство МК.pdf
Скачиваний:
150
Добавлен:
10.02.2015
Размер:
5.19 Mб
Скачать

C8051F060/1/2/3/4/5/6/7

Рисунок 18.23. P6: Регистр данных Порта 6

R/W

R/W

R/W

R/W

R/W

R/W

R/W

 

R/W

Значение

P6.7

P6.6

P6.5

P6.4

P6.3

P6.2

P6.1

 

P6.0

при сбросе:

 

 

 

 

 

 

 

 

 

11111111

Бит 7

Бит 6

Бит 5

Бит 4

Бит 3

Бит 2

Бит 1

 

Бит 0

 

SFR Адрес: 0xE8

 

 

 

 

 

 

 

(доступен в битовом

SFR страница: F

 

 

 

 

 

 

 

режиме адресации)

 

Биты 7-0: P6.[7:0]: Биты выходной защелки порта 6.

(Запись – выходной сигнал появляется на внешних выводах)

0:Выход в состоянии лог. 0

1:Выход в состоянии лог. 1 (выход с открытым стоком, если соответствующий бит регистра P6MDOUT сброшен в 0). См. рис.18.24.

(Чтение – возвращает состояние внешних выводов).

0:На выводе P6.n низкий логический уровень.

1:На выводе P6.n высокий логический уровень.

Примечание: P6.[7:0] могут управляться интерфейсом внешней памяти данных (как разряды адреса [15:8] в мультиплексированном режиме, или как разряды адреса [7:0] в немультиплексированном режиме). Подробная информация относительно интерфейса внешней памяти приведена в разделе 17.

Рисунок 18.24. P6MDOUT: Регистр настройки выходов Порта 6

R/W

R/W

R/W

R/W

R/W

R/W

R/W

R/W

Значение

 

 

 

 

 

 

 

 

при сбросе:

 

 

 

 

 

 

 

 

00000000

Бит 7

Бит 6

Бит 5

Бит 4

Бит 3

Бит 2

Бит 1

Бит 0

SFR Адрес: 0x9E

 

 

 

 

 

 

 

 

SFR страница: F

Биты 7-0: P6MDOUT.[7:0]: Биты настройки выходного драйвера порта 6.

0: Соответствующий вывод P6.n настроен как выход с открытым стоком. 1: Соответствующий вывод P6.n настроен как цифровой двухтактный выход.

223

Ред. 1.2

C8051F060/1/2/3/4/5/6/7

Рисунок 18.25. P7: Регистр данных Порта 7

 

R/W

 

R/W

R/W

R/W

 

R/W

R/W

R/W

 

 

R/W

Значение

 

P7.7

 

P7.6

P7.5

 

P7.4

 

P7.3

 

P7.2

P7.1

 

P7.0

 

при сбросе:

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

11111111

 

Бит 7

 

Бит 6

Бит 5

Бит 4

 

Бит 3

Бит 2

Бит 1

 

 

Бит 0

 

 

 

 

 

SFR Адрес: 0xF8

 

 

 

 

 

 

 

 

 

 

 

 

(доступен в битовом

SFR страница: F

 

 

 

 

 

 

 

 

 

 

 

 

режиме адресации)

 

 

Биты 7-0: P7.[7:0]: Биты выходной защелки порта 7.

 

 

 

 

 

 

 

 

 

(Запись – выходной сигнал появляется на внешних выводах)

 

 

 

 

 

 

 

 

0: Выход в состоянии лог. 0

 

 

 

 

 

 

 

 

 

 

 

 

 

1: Выход в состоянии лог. 1 (выход с открытым стоком, если соответствующий

 

 

 

 

 

бит регистра P74MDOUT сброшен в 0). См. рис.18.26.

 

 

 

 

 

 

 

 

(Чтение – возвращает состояние внешних выводов).

 

 

 

 

 

 

 

 

 

0: На выводе P7.n низкий логический уровень.

 

 

 

 

 

 

 

 

 

1: На выводе P7.n высокий логический уровень.

 

 

 

 

 

 

 

 

Примечание: P7.[7:0]

могут управляться

интерфейсом

внешней

памяти данных

(как

AD[7:0] в

 

 

 

мультиплексированном режиме, или как D[7:0] в немультиплексированном режиме).

 

 

 

Подробная информация относительно интерфейса внешней памяти приведена в разделе 17.

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Рисунок 18.26. P7MDOUT: Регистр настройки выходов Порта 7

R/W

R/W

R/W

R/W

R/W

R/W

R/W

R/W

Значение

 

 

 

 

 

 

 

 

при сбросе:

 

 

 

 

 

 

 

 

00000000

Бит 7

Бит 6

Бит 5

Бит 4

Бит 3

Бит 2

Бит 1

Бит 0

SFR Адрес: 0x9F

 

 

 

 

 

 

 

 

SFR страница: F

Биты 7-0: P7MDOUT.[7:0]: Биты настройки выходного драйвера порта 7.

0: Соответствующий вывод P7.n настроен как выход с открытым стоком. 1: Соответствующий вывод P7.n настроен как цифровой двухтактный выход.

Ред. 1.2

224