Добавил:
Upload Опубликованный материал нарушает ваши авторские права? Сообщите нам.
Вуз: Предмет: Файл:
МЕТОД_Лабораторный практикум.doc
Скачиваний:
24
Добавлен:
05.05.2019
Размер:
10.79 Mб
Скачать

Логика работы

На рис. 6.1,а показано условное графическое обозначение базо­вого элемента ЭСЛ на функциональных схемах, где – входы; инверсный выход; – прямой выход. Минимальное число входов равно двум. Элемент реализует для «положительной логики» одновременно функции ИЛИ – НЕ (стрелка Пирса) по вы­ходу и ИЛИ (дизъюнкция) по выходу . Логика работы эле­мента на три входа представлена таблицей истинности или состоя­ний (табл. 6.1).

Логическое уравнение работы элемента, составленное по табл. 6.1, записывается в виде

. (6.1)

В (6.1) знак плюс соответствует дизъюнкции, т. е. логическо­му сложению.

На рис. 6.1, б приведена временная диаграмма, поясняющая ло­гику работы элемента ЭСЛ на три входа (здесь , – нижний и верхний уровни напряжений, соответствующие состояниям «0» и «1»). На рис. 6.1, в приведена принципиальная электрическая схема элемента ЭСЛ серии К500. Напряжение питания В. В зависимости от способа кодирования входной информации («1» и «0») одна и та же схема, в данном случае схема рис. 6.1, в может реализовать либо функции ИЛИ–НЕ, ИЛИ для положительной логики, либо функции И–НЕ/И для отрицательной логики. Для положительной логики кодирование «1» и «0» принимается напря­жениями В, В, а для отрицательной логики В, В.

На рис. 6.1, г приведено условное графическое обозначение базового элемента ЭСЛ на функциональных схемах для отрицатель­ной логики. Соответствующая таблица состояний для элемента на три входа представлена табл. 6.2.

Из таблицы следует, что , a . Таким обра­зом, по выходу реализуется функция И–НЕ, а по выходу функция И. На рис. 6.1, д приведена временная диаграмма, поясня­ющая логику работы элемента в соответствии с табл. 6.2.

Frame31

Таблица 6.1

0

0

0

1

0

1

0

0

0

1

0

1

0

0

1

0

0

1

0

1

1

1

0

0

1

1

0

1

0

1

0

1

1

0

1

1

1

1

0

1

Таблица 6.2

0

0

0

1

0

1

0

0

1

0

0

1

0

1

0

0

0

1

1

0

1

1

0

1

0

1

0

1

1

0

0

1

1

1

0

1

1

1

0

1

ЗАДАНИЯ И ПОРЯДОК ВЫПОЛНЕНИЯ РАБОТЫ (СМ. РИС. 6.1, б, в)

Задание. Исследовать логику работы, (см. рис. 6.1, б, в). Порядок выполнения задания следующий:

1) подключить исследуемый элемент к разъему уста­новки;

2) осуществить необходимую коммутацию сигналов, подключить питание;

3) подключить осциллограф, объединить шины «Зем­ля» осциллографа и установки, обеспечить синхрониза­цию осциллографа;

4) задать на входы элемента сигналы с электронного блока, с выхода каналов; временное положение сигналов должно соответствовать временной диаграмме, показан­ной на рис. 6.1, б, д;

5) исследование логики работы провести для положи­тельной и отрицательной логики. На вход подать сиг­нал с канала Iк, на вход – с канала IIк. Сигнал, по­ступающий с канала IIк, должен быть задержан относи­тельно сигнала с канала Iк на время . Синхронизация осциллографа должна осуществляться сигналами с Iк. На вход подать сигнал в виде уровня напряжения от источника питания. Длительность, уровни, временное положение сигналов определяются осциллографом;

6) зарисовать осциллограммы. Указать уровни и за­держки. Результаты объяснить.

Примечание. Измерения проводить в динамичес­ком режиме.