Добавил:
Upload Опубликованный материал нарушает ваши авторские права? Сообщите нам.
Вуз: Предмет: Файл:
05_2008_Мет.ЛР Схемот А4.doc
Скачиваний:
47
Добавлен:
23.02.2016
Размер:
11.5 Mб
Скачать

Порядок виконання завдання 2.1

  1. Ознайомитись з теоретичними відомостями та завданням.

  2. Визначити перелік наявних логічних елементів та значення активного рівня вихідного сигналу згідно із варіантом.

  3. Скласти таблицю істинності дешифратора.

  4. Проаналізувати склад наявної елементної бази та виробити рекомендації щодо використання наявних логічних елементів для формування вихідних сигналів у3 ... у0.

  5. Враховуючи вироблені рекомендації щодо використання наявних логічних елементів вивести функції вихідних сигналів у3 ... у0.

  6. Розробити схему електричну функціональну повного двохадресного дешифратора, орієнтуючись на наявну елементну базу.

  7. На базі стандартних елементів мікросхем ТТЛ і ТТЛШ логіки розробити схему електричну принципову повного двохадресного дешифратора.

  8. Скласти перелік елементів, необхідних для реалізації розробленої схеми.

  9. Отримати у викладача допуск до реалізації розробленої схеми на навчальному монтажному стенді.

  10. Зібрати та налагодити повний двохадресний дешифратор згідно розробленої схеми.

  11. Впевнитися в правильності функціонування дешифратора. Результати перевірки законів функціонування повного дешифратора оформити у вигляді часових діаграм.

Порядок виконання завдання 2.2

  1. Ознайомитись з теоретичними відомостями та завданням.

  2. За формулою (2.1) розрахувати значення адреси для побудови неповного дешифратора (в десятковому коді). Перевести отримане значення адреси в двійкову систему счислення і представити у вигляді восьмирозрядного двійкового коду.

  3. Визначити активне значення вихідного сигналу відповідно до виконуваного варіанту завдання.

  4. Визначити перелік наявних логічних елементів та значення активного рівня вихідного сигналу згідно із варіантом.

  5. Визначити базис наявних логічних елементів (“і” або “або”) та вивести узагальнюючу функцію вихідного сигналу у в заданому базисі.

  6. Розробити узагальнену схему електричну функціональну неповного восьмиадресного дешифратора.

  7. Проаналізувати склад наявної елементної бази та вивести функцію вихідного сигналу у з урахуванням функцій базових логічних елементів.

  8. Розробити схему електричну функціональну неповного восьмиадресного дешифратора, орієнтуючись на наявну елементну базу.

  9. На базі стандартних елементів мікросхем ТТЛ і ТТЛШ логіки розробити схему електричну принципову неповного восьмиадресного дешифратора.

  10. Скласти перелік елементів, необхідних для реалізації розробленої схеми.

  11. Отримати у викладача допуск до реалізації розробленої схеми на навчальному монтажному стенді.

  12. Зібрати та налагодити неповний восьмиадресний дешифратор згідно розробленої схеми.

  13. Впевнитися в правильності функціонування дешифратора. Результати перевірки законів функціонування повного дешифратора оформити у вигляді часових діаграм.

Контрольні запитання

1. Призначення та типи дешифратора.

2. Таблиця істинності повного дешифратора.

3. Принципи побудови дешифратора.

4. Схема розширення дешифратора.

6. Поняття логічного рівня спрацювання дешифратора.

Лабораторна робота №3

Проектування та дослідження мультиплексорів і демультиплексорів

Мета: вивчити методи проектування мультиплексорів, отримати навички в побудові мультиплексорів в якості універсального логічного елемента та розширення розрядності.